- •Российской федерации
- •Кафедра Систем информатики
- •Введение
- •Глава 1
- •1.1. Процессоры i8086/8088
- •1. 1. 1. Организация памяти 8086/88
- •1.1.2. Адресация ввода-вывода
- •1.1.3. Система команд
- •. Процессоры 80186/80188
- •1.2.1. Математический сопроцессор 8087
- •Процессор 80286
- •1.3.1. Организация памяти 80286
- •1.3.2. Ввод-вывод
- •1.3.3. Начальный сброс и переход в защищенный режим
- •1.3.4. Защита
- •Глава 2 Архитектура 32-разрядных процессоров
- •2.1.1. Организация памяти
- •2.1.2. Прерывания и исключения
- •2.1.3. Начальный сброс и самотестирование
- •2.1.4. Ввод-вывод
- •2.1.5. Режим системного управления smm
- •2.1.6. Расширение ммх
- •2.1.7. Внутренний кэш
- •2.2. Процессор 80386
- •2.3. Процессор 80486
- •2.4. Процессор Pentium
- •2.5. Процессор Celeron
- •2.6. Процессор pentium® II xeon®
МИНИСТЕРСТВО ОБЩЕГО И ПРОФЕССИОНАЛЬНОГО ОБРАЗОВАНИЯ
Российской федерации
ВОСТОЧНО-СИБИРСКИЙ ГОСУДАРСТВЕННЫЙ
ТЕХНОЛОГИЧЕСКИЙ УНИВЕРСИТЕТ
Кафедра Систем информатики
Отчет по второй половине учебной практики на тему:
“ПРОЦЕССОРЫ. ИСТРОИЯ РАЗВИТИЯ. СТРУКТУРА. АРХИТЕКТУРА. ”
Выполнил студент группы : 637 – 1
637001 Cruel Angel
Оценка : Дата защиты .
Руководитель :
г. Улан - Удэ, 1998 г.
О
Стр.
ВВЕДЕНИЕ ...............................................................................................3
16-РАЗРЯДНЫЕ ПРОЦЕССОРЫ.........................................................7
1.1. Процессоры i8086/88...........................................................................8
1.1.1. Организация памяти 8086/88............................................................8
1.1.2. Адресация ввода-вывода...................................................................9
1.1.3 Система команд..................................................................................9
1.2. Процессоры 80186/80188.....................................................................10
1.2.1. Математический сопроцессор 8087.................................................10
1.3. Процессор 80286..................................................................................10
1.3.1. Организация памяти 80286...............................................................11
1.3.2. Ввод-вывод........................................................................................12
1.3.3. Начальный сброс и переход в защищенный режим.........................12
1.3.4. Защита.................................................................................................13
2. АРХИТЕКТУРА 32-РАЗРЯДНЫХ ПРОЦЕССОРОВ.............................14
2.1.1. Организация памяти............................................................................15
2.1.2. Прерывания и исключения..................................................................18
2.1.3. Начальный сброс и самотестирование................................................19
2.1.4. Ввод-вывод...........................................................................................19
2.1.5. Режим системного управления SMM..................................................19
2.1.6. Расширение ММХ................................................................................21
2.1.7. Внутренний кэш..................................................................................22
2.2. Процессор 80386......................................................................................24
2.3. Процессор 80486......................................................................................25
2.4. Процессор Pentium...................................................................................25
2.5. Процессор Celeron....................................................................................29
2.6. Процессор PENTIUM® II XEON®.........................................................30
ПРИЛОЖЕНИЕ................................................................................................32
СПИСОК ЛИТЕРАТУРЫ................................................................................34
