- •Билет 2
- •Билет 4
- •Билет 6
- •Билет 8
- •Билет 9
- •Билет 10
- •Билет 11
- •Билет 12
- •2 Счетчики
- •Билет 13
- •1 Полупроводники. Биполярный транзистор.
- •2 Цифро-аналоговые преобразователи.
- •Принцип работы
- •Билет 14
- •Билет 15
- •1 Компаратор
- •2 Операционные усилители
- •3 Блоки питания. Начертить схему фильтра для выпрямителя
Билет 6
1- Параллельные регистры
Регистром называется последовательное или параллельное соединение триггеров. Они обычно строятся на основе D триггеров. При этом для построения регистров могут использоваться как динамические (flip-flop), так и статические D-триггеры (защелки — lath).
Параллельные регистры
Параллельный регистр служит для запоминания многоразрядного двоичного (или недвоичного) слова. Количество триггеров, входящее в состав параллельного регистра определяет его разрядность.
В параллельных (статических) регистрах схемы разрядов не обмениваются данными между собой. Общими для разрядов обычно являются цепи тактирования, сброса/установки, разрешения выхода или приема, то есть цепи управления. Пример схемы статического регистра, построенного на триггерах типа D с прямыми динамическими входами, имеющего входы сброса и выходы с третьим состоянием, управляемые сигналом EZ.
2- Полусумматоры и сумматоры
Полусумма́тор — комбинационная логическая схема, имеющая два входа и два выхода (двухразрядный сумматор, бинарный сумматор). Полусумматор позволяет вычислять сумму A+B, где A и B — это разряды (биты) обычно двоичного числа, при этом результатом будут два бита S и C, где S — это бит суммы по модулю 2, а C — бит переноса.
Сумматор — логический операционный узел, выполняющий арифметическое сложение кодов двух чисел. При арифметическом сложении выполняются и другие дополнительные операции: учёт знаков чисел, выравнивание порядков слагаемых и тому подобное. Указанные операции выполняются в арифметическо-логических устройствах (АЛУ) или процессорных элементах, ядром которых являются сумматоры.
Сумматоры классифицируют по различным признакам.
В зависимости от системы счисления различают:
двоичные;
двоично-десятичные (в общем случае двоично-кодированные);
десятичные;
прочие (например, амплитудные).
По количеству одновременно обрабатываемых разрядов складываемых чисел:
одноразрядные,
многоразрядные.
По способу представления и обработки складываемых чисел многоразрядные сумматоры подразделяются на:
последовательные, в которых обработка чисел ведётся поочерёдно, разряд за разрядом на одном и том же оборудовании;
параллельные, в которых слагаемые складываются одновременно по всем разрядам, и для каждого разряда имеется своё оборудование.
Билет7
Линейный дешифратор
Линейный дешифратор является наиболее быстродействующим. Он представляет собой всего лишь одну логическую ступень элементов, которая непосредственно и осуществляет дешифрирование входных данных.
Линейный дешифратор представляет собой набор логических схем, на каждую из которых поступает входное слово; схема формирует выходной сигнал при определенной комбинации кода.
Если линейный дешифратор собирается из стандартных клапанов с количеством входов, не меньшим числа разрядов дешифрируемого слова, то он потребует меньшего числа клапанов, чем прямоугольный дешифратор.
2- Асинхронный RS-триггер
Простейшим триггером является асинхронный RS-триггер. Его работа определяется таблицей истинности в которой обозначены R и - сигналы на входах триггера, — выходной логический сигнал триггера до поступления входных сигналов, — выходной сигнал триггера после воздействия входных сигналов.
Триггер называется асинхронным, потому что он переходит в новое состояние немедленно после поступления входного сигнала.
