- •Практические Задачи по Архитектуре эвм и вс
- •Вопросы по Архитектуре эвм и вс
- •Поколения эвм. Основные характеристики отечественных эвм каждого поколения
- •Логические операции и базовые элементы компьютера.
- •Арифметико-логическое устройство
- •Шина eisa (extended industry standard architecture)
- •Локальные шины
- •Локальная шина vesa (vl-bus)
- •Шина pci (peripheral component interconnect bus)
- •Интерфейс pcmcia
- •Контроллер hypertransport
- •Интерфейс ide
- •Интерфейс scsi
- •Характеристики scsi
- •Основными характеристиками центральных процессоров являются:
- •4.3 Внутренние устройства системного блока
- •4.4 Системы, расположенные на материнской плате
- •4.5 Периферийные устройства пк
- •Матричные принтеры
- •Лазерные принтеры
- •4.6 Шины – интерфейсы пк
- •4.6.1 Системные (машинные или ввода-вывода или внутренние) интерфейсы
- •4.6.2 Внешние интерфейсы (интерфейсы периферийных устройств)
- •Классификация информации
- •Сжатие информации.
- •Классификация эвм по принципу действия
- •Классификация эвм по этапам создания
- •Классификация эвм по назначению
- •Классификация эвм по размерам и функциональным возможностям
- •1.4. Аппаратные средства мультимедиа технологии
- •1.4.1. Аппаратные средства
- •1.5. Программные средства мультимедиа технологии
- •1.5.1. Системные программные средства
- •1.5.2. Инструментальные программные средства
- •1.5.3. Прикладные программные средства
- •Глава 2.Режимы работы сетей передачи сообщений.
- •2.1.Сети с коммутацией каналов
- •2.2.Сети с выделенными каналами.
- •2.3.Сети с коммутацией пакетов.
- •Интерфейсы IrDa
- •Bios материнской платы
- •Чипсеты для современных x86-процессоров
- •Чипсеты arm
- •Фреоновые установки[]
- •Приёмы моддинга]
- •Перспективы развития вычислительной техники
- •7.1. Основные этапы развития вычислительной техники.
- •Устройство жесткого диска. Архитектура контроллеров ide и SerialAta. Основные характеристики и отличия. Адресация данных. Твердотельные накопители.
- •Разница между ide и sata
- •Отличие ide от sata заключается в следующем:
- •2.4. Способы адресации информации в эвм
- •Классификация способов адресации по наличию адресной информации в команде Явная и неявная адресация
- •Классификация способов адресации по кратности обращения в память
- •Непосредственная адресация операнда
- •Прямая адресация операндов
- •Косвенная адресация операндов
- •Классификация способов формирования исполнительных адресов ячеек памяти
- •Относительная адресация ячейки оп Базирование способом суммирования
- •Относительная адресация с совмещением составляющих аи
- •Индексная адресация
- •Стековая адресация
- •1) Методы обнаружения ошибок
- •2) Методы коррекции ошибок
- •3) Методы автоматического запроса повторной передачи
- •17.Шина usb. Общая архитектура
- •18.Шина usb. Свойства устройств
- •19.Шина usb. Принципы передачи данных
- •20.Шина usb.Логические уровни обмена данными
- •Профиль последовательного порта (spp)
- •Принтеры: матричные, струйные, лазерные, твердочернильные и термосублимационные.
- •Уровни модели osi
- •Сетевые стандарты
- •Модель iso/osi и протоколы передачи данных
- •Виды инструментального по]
- •Виды операционных систем
- •Преобразование чисел из одной системы счисления в другую Перевод целого числа из десятичной системы в другую позиционную систему счисления
- •В двоичную:
- •В восьмеричную:
- •В шестнадцатеричную:
- •Перевод правильной десятичной дроби в любую другую позиционную систему счисления
- •Перевод числа из двоичной (восьмеричной, шестнадцатеричной) системы в десятичную.
- •Перевод из двоичной системы счисления в шестнадцатеричную и обратно.
- •Перевод из двоичной системы счисления в восьмеричную и обратно.
Контроллер hypertransport
Фирмой AMD была (процессор Hammer) предложена архитектура ГиперТранспорт (HyperTransport), обеспечивающая внутреннее соединение процессоров и элементов чипсета для организации многопроцессорных систем и повышения скорости передачи данных более чем в 20 раз.
В традиционной архитектуре с северным и южным мостами транзакции памяти должны проходить через микросхему «Северного моста», что вызывает дополнительные задержки и снижает потенциальную производительность. Чтобы избавиться от этого «узкого места» производительности, корпорация AMD интегрировала контроллер памяти в процессоры AMD64. Прямой доступ к памяти позволил существенно уменьшить задержки при обращении процессора к памяти. С увеличением тактовой частоты процессоров задержки станут еще меньше.
Интерфейс
HyperTransport
В основу шины HyperTransport - универсальной шины межчипового соединения - положено две концепции: универсальность и масштабируемость. Универсальность шины HyperTransport заключается в том, что она позволяет связывать между собой не только процессоры, но и другие компоненты материнской платы. Масштабируемость шины состоит в том, что она дает возможность наращивать пропускную способность в зависимости от конкретных нужд пользователя.
Масштабируемость
шин PCI и ГиперТранспорт
Устройства, связываемые по шине HyperTransport, соединяются по принципу «точка-точка» (peer-to-peer), что подразумевает возможность связывания в цепочку множества устройств без использования специализированных коммутаторов. Передача и прием данных могут происходить в асинхронном режиме, причем передача Данных организована в виде пакетов длиной до 64 байт. Масштабируемость шины HyperTransport обеспечивается посредством магистрали шириной 2.4, 8.16 и 32 бит в каждом направлении. Кроме того, предусматривается возможность работы на различных тактовых частотах (от 200 до 800 МГц). При этом передача данных происходит по обоим фронтам тактового импульса. Таким образом, пропускная способность шины HyperTransport меняется от 200 Мбайт/с при использовании частоты 200 МГц и двух двухбитовых каналов до 12.8 Гбайт/с при использовании тактовой частоты 800 МГц и двух 32-битовых каналов.
Сравнительные
физические размеры шин ГиперТранспорт
и AGP
Демонстрирует, насколько разводка для ГиперТранспорта экономичнее, чем для традиционных шин - достаточно сравнить площади, занимаемые на системной плате шиной AGP 8х с пропускной способностью 2 Гбайт/с и ГиперТранспорт (до 6.4 Гбайт/с).
Локальные шины VLB, PCI, AGP.
СМ. вопр 9 (выделено голубым)
Интерфейсы периферийных устройств
Интерфейс (англ. interface) — это совокупность линий связи, сигналов, посылаемых по этим линиям, технических средств, поддерживающих эти линии, и правил (протокола) обмена. Все множество интерфейсов для периферийных устройств можно разбить на 5 групп:
1) Интерфейсы для подключения накопителей информации;
2) Универсальные интерфейсы;
3) Интерфейсы для подключения видеоадаптеров;
4) Интерфейсы для ноутбуков;
5) Интерфейсы для мониторов
Рассмотрим каждую из этих групп в отдельности.
1) Среди интерфейсов для накопителей информации можно выделить ATA, IDE, SATA, SCSI, SAS.
