- •Лабораторна робота № 1. Дослідження напівпровідникового діода.
- •Основні теоретичні відомості
- •Методичні рекомендації
- •Порядок виконання роботи
- •Питання і завдання для повторення:
- •Лабораторна робота № 2. Дослідження напівпровідникового стабілітрона.
- •Основні теоретичні відомості
- •Порядок виконання роботи
- •Питання і завдання для повторення:
- •Лабораторна робота № 3. Дослідження біполярного транзистора.
- •Основні теоретичні відомості
- •Порядок виконання роботи
- •Дослідження польового транзистора з р-n переходом.
- •Основні теоретичні відомості
- •Підготовка до виконання лабораторної роботи
- •Порядок виконання роботи
- •Вимоги до звіту з лабораторної роботи
- •Питання і завдання для повторення:
- •Список рекомендованої літератури
- •Лабораторна робота № 5. Дослідження польового мдн транзистора.
- •Основні теоретичні відомості
- •Порядок виконання роботи
- •Питання і завдання для повторення:
- •Лабораторна робота № 6. Дослідження комбінаційних схем. Базові логічні елементи і і або.
- •Основні теоретичні відомості
- •Виконання роботи
- •Питання і завдання для повторення:
- •Лабораторна робота № 7. Дослідження суматорів - полусуматор і повний суматор.
- •Основні теоретичні відомості
- •Порядок виконання роботи
- •Питання і завдання для повторення:
- •Лабораторна робота № 8. Дослідження rs тригера. Тригери асинхронні і з синхронізуючим входом.
- •Основні теоретичні відомості
- •Порядок виконання роботи
- •Мал. 8.5. Схема для дослідження синхронного rs-тригера
- •Питання і завдання для повторення:
- •Лабораторна робота № 9. Дослідження лічильників на jk та d тригерах.
- •Основні теоретичні відомості
- •Порядок виконання роботи
- •Питання і завдання для повторення:
- •Лабораторна робота № 10. Дослідження мультиплексорів.
- •Основні теоретичні відомості
- •Порядок виконання роботи
- •Питання і завдання для повторення:
- •Лабораторна робота № 11. Дослідження дешифраторів, шифраторів.
- •Основні теоретичні відомості
- •Порядок виконання роботи
- •Питання і завдання для повторення:
- •Лабораторна робота № 12. Дослідження послідовного та паралельного регістрів.
- •Основні теоретичні відомості
- •12.1 Паралельний регістр
- •12.2 Послідовний регістр
- •Порядок виконання роботи
- •12.1. Дослідження паралельного регістра.
- •12.2. Дослідження послідовного регістра
- •Питання і завдання для повторення:
- •Лабораторна робота № 13 Аналогo-цифрові та цифро-аналогові перетворювачі цап сходового типу.
- •Основні теоретичні відомості
- •Порядок виконання роботи
- •Питання і завдання для повторення:
- •Лабораторна робота № 14 Аналогo-цифрові та цифро-аналогові перетворювачі. Ацп прямого перетворення.
- •Основні теоретичні відомості
- •Порядок виконання роботи
- •Питання і завдання для повторення:
- •Лабораторна робота № 15 Система команд микроконтроллера pic16fxх
- •Порядок виконання роботи
- •Індивідуальні завдання
- •5) Зведену таблицю результатів:
- •Лабораторна робота № 16 Програмування портів вводу-виводу мікроконтролера pic.
- •Основні теоретичні відомості
- •Текст файла Project3.Asm
- •Індивідуальні завдання
- •Питання і завдання для повторення:
- •Завдання для самостійної роботи студентів Додаток а. Дослідження лічильників на jk та d тригерах .
- •6. Дослідження синхронного реверсивного лічильника
- •Додаток б. Дослідження комбінаційних схем. Базові логічні елементи.
- •Додаток в. Дослідження тригерів
- •Додаток г. Дослідження регістрів
- •Рекомендована література
Порядок виконання роботи
Мультиплексор 74151.
Виберіть з бібліотеки Digital (бібліотека MUX) інтегральну схему мультиплексора MUX 74151 [1-of-8 Data Sel / Mux]. Дана інтегральна схема містить: вісім входів - D0 ... D7; адресні входи А, В і С (С є старшим бітом адреси); прямий вихід - Y і інверсний вихід - W. Харчування мікросхеми: 8 (GND) - загальний провід, 16 (VCC) - +5 В. Примітка: вихід G 'не використовувати.
Зберіть схему включення мультиплексора, зображену на малюнку 5.4. Включіть схему. На виходи Y і W підключіть світлодіоди. По черзі на один з входів D0, D1, .., D7 подайте сигнал і перевірте роботу мультиплексора. Результати занесіть в таблицю 10.2:
Таблиця 10.2
Дослідження ІС 564КП2 в якості комутатора цифрових сигналів (використовуємо аналог мультиплексора 74151, малюнок 10.4):
- На інформаційні входи D0 .. D7 мультиплексора подати комбінації сигналів, задану викладачем; - На адресні входи А2, А1, А0 подати сигнали Q2, Q1, Q0 з виходів 3-розрядного двійкового лічильника (молодший розряд - нульовий). Лічильник зібрати на JК-тригерах; - Зняти тимчасову діаграму сигналів при Е-1 (див. мал. 10.5).
Мал. 10.4.
Мал. 10.5.
Скористайтеся мультиплексором як універсальним логічним елементом і на основі його побудуйте схему:
виконує операцію диз'юнкції трьох змінних (Y = А + В + С). Зберіть схему і перевірте її роботу;
виконує операцію кон'юнкції з запереченням (
). Зберіть схему і перевірте її роботу.
З якого виходу потрібно знімати сигнал?
Питання і завдання для повторення:
Поясніть принципи побудови мультиплексорів та області їх застосування.
Поясніть принцип дії мультиплексора типу К155КП7.
Лабораторна робота № 11. Дослідження дешифраторів, шифраторів.
Мета: Вивчити підключення і функціонування шифраторів та дешифраторів універсального типу.
Програмне забезпечення: програмне забезпечення комп'ютерного моделювання електронних схем (програма Electronic Workbench).
Основні теоретичні відомості
Дешифратори і шифратори по суті належать до перетворювачів кодів. З ухваленням шифрації пов'язано уявлення про стиснення даних, з поняттям дешифрації - зворотне перетворення.
Дешифратори.
Комбінаційна схема, що перетворює код, який поступає на входи, в сигнал тільки на одному з її виходів, називається дешифратором. В умовних позначеннях дешифраторів і шифраторів використовуються букви DC і CD (від слів decoder і coder відповідно).
Якщо кількість двійкових розрядів коду, що дешифрується,позначити через n, то число виходів дешифратора повинне бути 2n.Так як за допомогою n-розрядного двійкового коду можна відобразити 2n кодових комбінацій, число виходів повного дешифратора дорівнює 2n. Таким чином, дешифратор містить число виходів, які дорівнюють числу комбінацій вхідних змінних, наприклад, число входів дорівнює 3, то число виходів дорівнює 23=8.
Якщо частина вхідних наборів не використовується, то дешифратор називають неповним і у нього Nвих<2n. У ЕОМ за допомогою дешифраторів здійснюється вибірка необхідних осередків пристроїв, що запам'ятовують, розшифровка кодів операцій з видачею відповідних керівних сигналів і т.д.
Якщо вхідні змінні представити як двійкову систему запису чисел, то логічна одиниця формується на тому виході, номер якого відповідає десятковому запису того ж числа. Наприклад, A = 1, B = 0, C = 0, D = 1, число 1001 в двійковому коді. У десятковому коді це число відповідає 9, тобто при даній комбінації вхідних змінних F9 = 1. Дешифратори широко використовуються як перетворювачі двійкового коду в десятковий, а також в багатьох інших пристроях.
Функціонування дешифратора описується системою логічних рівнянь, складених на основі таблиці істинності.
Мал. 11.1. Схема дешифратора на 3 входи і 8 виходів
У приведеному прикладі на мал. 11.1 дешифратор має 3 входи, отже максимальна кількість виходів буде дорівнювати 23=8. Побудова дешифратора на основі простих елементів, за допомогою таблиці істинності (див. таблицю 11.1) і складених відповідно логічних рівнянь.
Таблиця 11.1
На мал. 11.2 приведена тимчасова діаграма роботи дешифратора.
Мал. 11.2. Діаграма роботи дешифратора на 3 входи і 8 виходів.
Будь-який потрібний дешифратор може бути побудований по пірамідальній структурі. Вхідне слово ділиться на поля, розрядність яких відповідає числу входів наявних СІС дешифраторів, а потім з СІС будується пірамідальна структура, що становить сукупність лінійних дешифраторів.
Матричні дешифратори формуються на основі простих лінійних дешифраторів меншої розмірності, тобто будуються у вигляді матриці.
Шифратори.
Двійкові шифратори перетворять код “1 із N” у двійковий код, тобто виконують мікрооперацію, зворотну мікрооперації дешифраторів. При збудженні на одному з вхідних ланцюгів шифратора на його виходах формується слово, що відображає номер збудженого ланцюга.
Повний двійковий шифратор має 2n входів і n виходів. Одне з основних застосувань шифратора - введення даних з клавіатури, при якому натиснення клавіші з десятковою цифрою повинно приводити до передачі в пристрій двійкового коду даної цифри. Приклад побудови шифратора показаний на рис. 11.3, а на рис. 11.4 приведена часова діаграма роботи шифратора.
Рис. 11.3. Схема шифратора
Рис. 11.4. Діаграма роботи шифратора
В EWB є можливість моделювання роботи шифраторів і дешифраторів на базі мікросхем.
Рис. 11.5. Шифратор 74148 та дешифратор 74154.
Призначення виводів ІМС 74148: 0...7 – входи; А0, А1, А2 – виходи; Е1 – вхід дозволу; Е0, GS – виходи для каскадування шифраторів.
При моделюванні необхідно поглянути на реалізацію принципу пріоритету, при цьому необхідно зауважити, що всі входи та виходи інверсні. Схема включення дешифратора має: А,В,С,Д – 4 адресних входи; G1, G2 – 2 входи дозволу; 0...15 – 16 виходів. З генератора слова на входи G1, G2 подається 0, а на адресні входи – код в діапазоні 0000...1111.
