Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Лабораторные работы по комп. электронике (методичка).doc
Скачиваний:
0
Добавлен:
01.07.2025
Размер:
2.34 Mб
Скачать

Оформлення звіту:

  1. Лабораторна робота № __.

  2. Тема та мета лабораторної роботи.

  3. Технічне забезпечення.

  4. Основні моменти з теоретичної частини.

  5. Опис послідовності виконання лабораторної роботи.

  6. Навести схеми, які збиралися на лабораторній роботі, та часові діаграми

роботи цих схем.

  1. Відповіді на контрольні питання.

  2. Висновки.

Контрольні питання.

  1. У чому полягає загальне призначення логічних елементів?

  2. Які типи логічних елементів Вам відомі?

  3. Як побудувати керований інвертор на базі елементу І-НІ?

  4. Що означає поняття «селектор коду»?

  5. Як на логічних елементах різних типів будуються селектори кодів?

ЛАБОРАТОРНА РОБОТА № 3

Тема:

Дослідження роботи мікросхем дешифраторів.

Мета роботи:

Зміст роботи:

Організаційні та методичні вказівки:

Дослідити принципи роботи різних типів дешифраторів. Навчитися будувати таблиці істинності та часові діаграми роботи дешифраторів.

Вивчення роботи дешифраторів за допомогою САПР Multisim.

Лабораторну роботу проводять після вивчення теми “Дешифратори” з підгрупою студентів у два етапи:

1. Підготовчий етап:

Вивчення теоретичної частини з теми «Дешифратори».

2. Виконавчий етап:

Знаходження в базі даних та встановлення в робочій області мікросхем дешифраторів. Підключення мікросхем дешифраторів до генератора логічних послідовностей та аналізатора логічних функцій і отримання часових діаграм роботи.

Технічне забезпечення:

ПК.

Програмне забезпечення:

ОС Windows, САПР Multisim.

Час:

80 хвилин

Теоретична частина

Загальні відомості про дешифратори.

Функції дешифраторів зрозумілі з їхніх назв. Дешифратор перетворить вхідний двійковий код у номер вихідного сигналу (дешифрує код), а шифратор перетворить номер вхідного сигналу у вихідний двійковий код (шифрує номер вхідного сигналу). Кількість вихідних сигналів (і відповідних їм виходів) дешифратора і вхідних сигналів (і відповідних їм входів) шифратора дорівнює кількості можливих станів двійкового коду (вхідного коду в дешифратора і вихідного коду в шифратора), тобто 2n, де n — розрядність двійкового коду. Якщо кількість виходів дешифратора менша за 2n, то такий дешифратор називають неповним. Мікросхеми дешифраторів позначаються на схемах буквами DC (від англійського Decoder).

Активним завжди є тільки один вихід дешифратора, причому номер цього виходу (і відповідного йому сигналу) однозначно визначається вхідним кодом. Вихідний код шифратора однозначно визначається номером вхідного сигналу.

Дешифратори позначаються відповідно як 2-4, 3-8, 4-16. Розрізняються мікросхеми дешифраторів входами керування (дозволу/заборони вихідних сигналів), а також типом виходу: 2С чи ВК. Вихідні сигнали всіх дешифраторів мають негативну полярність.

Послідовність виконання роботи:

  1. Створити новий проект в САПР Multisim.

  2. Ввести в генератор кодових комбінацій такі послідовності двійкових чисел, що наведені в таблиці 1.

Таблиця 1 Варіанти завдань для дослідження мікросхем 74154N, 74145N.

Варіант

1

2

3

4

5

6

7

8

00 1010

10 0110

01 1100

00 0000

00 0100

11 1000

00 1001

00 1101

00 1011

01 0111

10 1100

00 0001

00 0101

00 0110

00 1010

00 1110

00 1100

11 1000

11 1100

00 0010

10 0110

00 0111

00 1011

00 1111

00 0000

00 0110

11 1000

00 0011

01 0111

00 1000

00 1100

00 0100

00 0001

00 0111

00 0110

00 0100

11 1000

00 1101

00 0000

00 0101

00 1000

00 1000

00 0111

00 0101

00 0110

00 1110

00 0001

10 0110

00 1101

00 1011

00 1000

10 0110

00 0111

00 1111

00 0010

01 0111

00 1110

00 1100

00 1011

01 0111

00 1000

00 1001

00 0011

00 0000

00 1111

00 1101

00 1100

11 1000

00 1101

00 1010

00 1101

00 0001

00 1001

00 1110

00 1101

00 0110

00 1110

00 1011

00 1110

00 0010

00 0010

00 1111

00 1110

00 0111

00 1111

00 1100

00 1111

00 0011

00 0011

00 0000

00 1111

00 1000

00 1001

10 0110

00 0100

00 1001

00 0100

00 0001

00 0100

00 1001

00 1010

01 0111

00 0101

00 1010

00 0101

00 0010

00 0101

00 1010

00 1011

00 1101

10 0110

00 1011

10 0110

00 0011

10 0110

00 1011

00 1100

00 1110

01 0111

00 1100

01 0111

00 0100

01 0111

00 1100

00 0000

00 1111

01 1101

01 1100

11 1000

00 0101

01 1000

00 1101

00 0001

00 0100

10 1110

10 1100

00 0110

01 0001

00 1001

00 1110

00 0010

00 0101

11 1111

11 1100

00 0111

00 0011

00 1100

00 1111

00 0011

10 0110

00 0100

11 1000

Продовження таблиці 1

Варіанти

9

10

11

12

13

14

15

10 0110

01 1100

00 0000

00 0100

11 1000

00 1001

00 1101

01 0111

10 1100

00 0001

00 0101

00 0110

00 1010

00 1110

11 1000

11 1100

00 0010

10 0110

00 0111

00 1011

00 1111

00 0110

11 1000

00 0011

01 0111

00 1000

00 1100

00 0100

00 0111

00 0110

00 0100

11 1000

00 1101

00 0000

00 0101

00 1000

00 0111

00 0101

00 0110

00 1110

00 0001

10 0110

00 1011

00 1000

10 0110

00 0111

00 1111

00 0010

01 0111

00 1100

00 1011

01 0111

00 1000

00 1001

00 0011

00 0000

00 1101

00 1100

11 1000

00 1101

00 1010

00 1101

00 0001

00 1110

00 1101

00 0110

00 1110

00 1011

00 1110

00 0010

00 1111

00 1110

00 0111

00 1111

00 1100

00 1111

00 0011

00 0000

00 1111

00 1000

00 1001

10 0110

00 0100

00 1001

00 0001

00 0100

00 1001

00 1010

01 0111

00 0101

00 1010

00 0010

00 0101

00 1010

00 1011

00 1101

10 0110

00 1011

00 0011

10 0110

00 1011

00 1100

00 1110

01 0111

00 1100

00 0100

01 0111

00 1100

00 0000

00 1111

01 1101

01 1100

00 0101

01 1000

00 1101

00 0001

00 0100

10 1110

10 1100

01 0001

00 1001

00 1110

00 0010

00 0101

11 1111

11 1100

00 0011

00 1100

00 1111

00 0011

10 0110

00 0100

11 1000

  1. Почергово під’єднати до генератора кодових комбінацій мікросхеми

74154N, 74145N.

Рисунок 1 Схема підключення до генератора кодових комбінацій мікросхеми 74154N.

Рисунок 2 Схема підключення до генератора кодових комбінацій мікросхеми 74145N.

Таблиця 2 Варіанти завдань для дослідження мікросхеми 74145N.

Варіант

1

2

3

4

5

6

7

8

1010

0110

1100

0000

0100

1000

1001

1101

1011

0111

1100

0001

0101

0110

1010

1110

1100

1000

1100

0010

0110

0111

1011

1111

0000

0110

1000

0011

0111

1000

1100

0100

0001

0111

0110

0100

1000

1101

0000

0101

1000

1000

0111

0101

0110

1110

0001

0110

1101

1011

1000

0110

0111

1111

0010

0111

1110

1100

1011

0111

1000

1001

0011

0000

1111

1101

1100

1000

1101

1010

1101

0001

1001

1110

1101

0110

1110

1011

1110

0010

0010

1111

1110

0111

1111

1100

1111

0011

0011

0000

1111

1000

1001

0110

0100

1001

0100

0001

0100

1001

1010

0111

0101

1010

0101

0010

0101

1010

1011

1101

0110

1011

0110

0011

0110

1011

1100

1110

0111

1100

0111

0100

0111

1100

0000

1111

1101

1100

1000

0101

1000

1101

0001

0100

1110

1100

0110

0001

1001

1110

0010

0101

1111

1100

0111

0011

1100

1111

0011

0110

0100

1000

Продовження таблиці 2

Варіанти

9

10

11

12

13

14

15

0110

1100

0000

0100

1000

1001

1101

0111

1100

0001

0101

0110

1010

1110

1000

1100

0010

0110

0111

1011

1111

0110

1000

0011

0111

1000

1100

0100

0111

0110

0100

1000

1101

0000

0101

1000

0111

0101

0110

1110

0001

0110

1011

1000

0110

0111

1111

0010

0111

1100

1011

0111

1000

1001

0011

0000

1101

1100

1000

1101

1010

1101

0001

1110

1101

0110

1110

1011

1110

0010

1111

1110

0111

1111

1100

1111

0011

0000

1111

1000

1001

0110

0100

1001

0001

0100

1001

1010

0111

0101

1010

0010

0101

1010

1011

1101

0110

1011

0011

0110

1011

1100

1110

0111

1100

0100

0111

1100

0000

1111

1101

1100

0101

1000

1101

0001

0100

1110

1100

0001

1001

1110

0010

0101

1111

1100

0011

1100

1111

0011

0110

0100

1000