Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
пособие.rtf
Скачиваний:
0
Добавлен:
01.07.2025
Размер:
9.36 Mб
Скачать
    1. Создание изображений символов, не имеющих физического прототипа

К таким символам относятся обозначение подключений к питанию, земле, межстраничные соединители, порты иерархических блоков и угловые штампы. Эти символы находятся в библиотеке Capsym.olb, и для их создания и редактирования из Capture CIS открываем данную библиотеку (OpenLibraryCapture\Library\Capsym.olb). Для создания нового изображения символа, выделив в менеджере проекта имя библиотеки, по основному меню выбрать DesignNew Symbol... В окне свойств символа указать его имя и выбрать один из четырех типов:

  • Power − «питание» или «земля»,

  • Off-Page Connector – межстраничный соединитель,

  • Hierarchical Port – иерархический порт,

  • Title Block – угловой штамп.

Для первых трех типов символов окно редактирования имеет одинаковый вид, на котором отображается область построения с одним выводом нулевой длины. Меню Place и правая панель инструментов имеют пункты размещения графических примитивов, символов IEEE и текста. Окно редактирования углового штампа отличается отсутствием вывода. Для правильного отображения размеров при построении следует предварительно проверить начальные установки по системе мер и шагу сетки. Для этого, находясь в менеджере проекта, открыть по основному меню OptionsDesign Template: закладка Page Size определяет систему мер, а закладка Grid Reference – параметры разметочной сетки и вертикального и горизонтального бордюров, их разметки и отображения на дисплее и при печати.

  1. Контроль правил разработки и устранение типичных ошибок

4.1. Контроль правил разработки и их корректировка

Контроль правил разработки (Design Rules CheckDRC) позволяет проверить правильность выполнения схемотехнической части проекта и подготовить ее для выполнения последующих этапов проектирования. Результаты выводятся в протокол работы (Session Log) и файл *.drc в Outputs проекта. По умолчанию проверяются выводы и их соединения, электрические правила, неподключенные цепи и неправильные и двойные ссылки (позиционные обозначения). Имеется два типа сообщений: предупреждение (Warning) и ошибка (Error). На схематических страницах в местах ошибок проставляются маркеры (кольцо зеленого цвета).

Для выполнения контроля следует перейти в окно менеджера проекта и через меню Tools Design Rules Check или кнопкой открыть окно, имеющее две закладки.

Закладка Design Rules Check (рис. 16) содержит несколько полей для выбора особенностей контроля правил разработки.

Поле Scope позволяет задать объем проверки всего проекта (Check entire design) или выделенной части (Check selection).

Поле Action определяет действие: контроль правил (Check design rules) или удаление маркеров (Delete existing DRC markers).

Поле Report позволяет включить отдельные пункты в проверку правил и особенности отчета:

  • Check hierarchical port connections – проверять соединения иерархических портов;

  • Check off-page connector connections – проверять соединения межстраничных соединителей;

  • Check unconnected nets – проверять неподключенные цепи;

  • Check STD compatibility – проверять совместимость;

  • Report identical part references – включить в отчет идентичные ссылки (позиционные обозначения);

  • Report invalid packaging – включить в отчет неправильные упаковки (для многосекционных компонентов);

  • Report hierarchical ports and off-page connectors – включить в отчет иерархические порты и межстраничные соединители;

  • Report off-grid objects – включить в отчет объекты, не привязанные к сетке;

  • Report all net names – включить в отчет имена всех цепей.

Рис. 16

Кроме того, можно при необходимости включить простановку маркеров на предупреждения – Create DRC markers for warnings, а также включить просмотр отчета – View Output.

Закладка ERC Matrix (рис. 17) – матрица правил контроля электрических соединений.

Рис. 17

На строках и столбцах матрицы указаны типы выводов компонентов и различных портов и цепей. Пустая ячейка разрешает соединение для указанных типов. Предупреждение (WARNING) выводится, если в ячейке стоит «W», а ошибка (ERROR) соответствует ячейке «E». При необходимости можно откорректировать содержимое матрицы по ЛКМ, встав курсором на выбранную ячейку.