- •Затверджую
- •Індивідуальне завдання
- •Затверджую
- •Індивідуальне завдання
- •Спроектувати цифровий ключ з наступними параметрами
- •Реалізувати логічну функцію
- •Затверджую
- •Індивідуальне завдання
- •Спроектувати цифровий ключ з наступними параметрами
- •Спроектувати логічний елемент "і-ні" на базі езл
- •Реалізувати логічну функцію
- •Проектування тригерної схеми.
- •Затверджую
- •Індивідуальне завдання
- •Спроектувати цифровий ключ з наступними параметрами
- •Спроектувати логічний елемент "і-ні" на базі езл
- •Реалізувати логічну функцію
- •Спроектувати jk-синхронний тригер ms-структури з різнополярним керуванням
- •Проектування тригерної схеми.
- •Затверджую
- •Індивідуальне завдання
- •Спроектувати цифровий ключ з наступними параметрами
- •Реалізувати логічну функцію
- •Затверджую
- •Індивідуальне завдання
- •Спроектувати цифровий ключ з наступними параметрами
- •Реалізувати логічну функцію
- •Проектування тригерної схеми.
- •Затверджую
- •Індивідуальне завдання
- •Спроектувати цифровий ключ з наступними параметрами
- •Реалізувати логічну функцію
- •Проектування тригерної схеми.
- •Затверджую
- •Індивідуальне завдання
- •Спроектувати цифровий ключ з наступними параметрами
- •Реалізувати логічну функцію
- •Спроектувати jk-синхронний тригер ms-структури з різнополярним керуванням
- •Проектування тригерної схеми.
- •Затверджую
- •Індивідуальне завдання
- •Спроектувати цифровий ключ з наступними параметрами
- •Реалізувати логічну функцію
- •Спроектувати jk-синхронний тригер ms-структури з різнополярним керуванням
- •Проектування тригерної схеми.
- •Затверджую
- •Індивідуальне завдання
- •Спроектувати цифровий ключ з наступними параметрами
- •Реалізувати логічну функцію
- •Проектування тригерної схеми.
- •Затверджую
- •Індивідуальне завдання
- •Спроектувати цифровий ключ з наступними параметрами
- •Спроектувати логічний елемент "і-ні" на базі езл
- •Реалізувати логічну функцію
- •Проектування тригерної схеми.
- •Затверджую
- •Індивідуальне завдання
- •Спроектувати цифровий ключ з наступними параметрами
- •Реалізувати логічну функцію
- •Проектування тригерної схеми.
Міністерство освіти і науки України
Вінницький національний технічний університет
Інститут інформаційних технологій і комп’ютерної інженерії
Затверджую
Зав. кафедри ОТ, доц., к.т.н.
_____________О.І. Гороховський
«____» _________ 20___ р.
Індивідуальне завдання
на курсову роботу з дисципліни “ Комп’ютерна електроніка ”,
варіант № 1
студенту Бендеруку Максиму Андрійовичу групи 3К-14
П. І. Б.
Тема “Синтез JK- синхронного тригеру MS структури з одним інвертором “
Спроектувати цифровий ключ з наступними параметрами
-
Напруга живлення,
В
Споживана потужність,
мВт
Технологічний допуск,
%
Коефіцієнт розгалуження по виходу
Ємність навантаження.
пФ
11
29
25
10
6
Спроектувати логічний елемент "І-НІ" на базі ЕЗЛ
Реалізувати логічну функцію
-
Номер константи
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
0
0
0
0
1
1
1
1
1
0
0
0
X
X
1
1
Логічний елемент − І-НІ. Тип логіки − "негативна".
Кількість входів − 3. Коефіцієнт розгалуження − 10. Час затримки сигналів − 1,5 нс.
Спроектувати JK-синхронний тригер MS-структури з різнополярним керуванням
Проектування тригерної схеми.
-
Тип тригера
Особливості побудов
Таблиця переходів
Базис
X1(t)
X2(t)
X3(t)
Q(t+1)
JK-синхронний
MS-структури з одним інвертором
0
0
0
Q(t)
І – НІ
0
0
1
Q(t)
0
1
0
0
0
1
1
Q(t)
1
0
0
1
1
0
1
1
1
1
0
0
1
1
1
Q(t)
Побудувати часові діаграми роботи комбінаційної схеми.
Дата видачі «____» __________ 20__р. Керівник Цирульник С.М.
Підпис П. І. Б.
Завдання отримав Бендерук М.А.
Підпис П. І. Б.
Міністерство освіти і науки України
Вінницький національний технічний університет
Інститут інформаційних технологій і комп’ютерної інженерії
