
- •2. Информация и виды сигналов, основные определения
- •3.Микросхемотехника и виды микропроцессоров
- •4.Виды микропроцессорных систем
- •5.Информационные микропроцессорные системы
- •6.Scada - системы
- •7. Мп системы автоматического управления
- •8. Оптимальные и самообучающиеся микропроцессорные системы
- •9. Реализация законов управления в микропроцессорных системах
- •10. Достоинства и недостатки микропроцессорных систем
- •11. Особенности разработки микропроцессорных систем
- •12. Принцип работы микропроцессора
- •13.Назначение и основные ресурсы однокристальных эвм
- •14. Мп комплекты общего назначения
- •15. Мп на основе микропроцессорных секций
- •16. Достоинства и недостатки архитектуры фон Неймана
- •17. Регистровая архитектура мп
- •18. Стековая архитектура мп систем
- •19. Ортогональная архитектура мп
- •20. Архитектура мп, ориентированная на память.
- •21. Risc, сisc, misc – процессоры
- •22. Ассемблер для мп систем
- •23. Принцип подключения интерфейсных бис в мп системах
- •24. Статический принцип реализации клавиатуры индикации.
- •25. Принцип работы динамической клавиатуры
- •26. Структурная схема и назначение сигналов пит
- •27. Назначение сигналов пит:
- •28.Управляющее слово пит
- •29. Режимы работы пит
- •30. Процедура инициализации пит
- •31. Режим 0 пит.
- •32. Режим 1 пит.
- •33. Режим 2 пит
- •34.Режим 3 пит
- •35. Режим 4 пит, назначение, примеры применения
- •36. Режим 5 пит, назначение, примеры применения
- •37. Принцип формирования шим на основе пит.
- •38. Принцип управления объектом на основе шим
- •39. Архитектура микропроцессорного контроллера (mcs-51) и структура psw
- •40. Ресурсы микропроцессорного контроллера mcs-51
- •41. Назначение специальных регистров mcs-51
- •42. Способы адресации в mcs-51
- •43. Группа команд пересылки данных mcs-51
- •44. Группа логических команд mcs-51
- •45. Группа арифметических команд mcs-51
- •46. Группа команд передачи управления mcs-51
- •47. Группа команд битового процессора mcs-51
- •48. Принцип работы и ресурсы цпоас
- •49. Цифровые команды цпоас
- •50. Аналоговые команды цпоас
- •51. Применение z-преобразования и реализация операции свертки в цпоас
- •52. Реализация на основе цпоас цф первого порядка с ких.
- •53. Реализация на основе цпоас цф первого порядка с бих
- •54. Реализация на основе цпоас цф второго порядка с ких.
- •55. Реализация на основе цпоас цф второго порядка с бих.
15. Мп на основе микропроцессорных секций
Микропроцессорная секция по сути является частью схемы процессора, получаемая при делении «по вертикали», что позволяет формировать систему необходимого уровня сложности (в простейшем случае - увеличить разрядность) из набора секций-элементов.
Для создания высокопроизводительных многоразрядных микропроцессоров требуется столь много аппаратных средств, не реализуемых в доступных БИС, что может возникнуть необходимость еще и в функциональном разбиении структуры микропроцессора горизонтальными плоскостями. В результате рассмотренного функционального разделения структуры микропроцессора на функционально и конструктивно законченные части создаются условия реализации каждой из них в виде БИС. Все они образуют комплект секционных БИС МП.
М
П
на базе МП-х секций. «+»: Универсальность
которая обеспечивает возможность
реализации любой длинны разрядной сетки
МП при этом обычно секции размером
4,8,16,32 бита Реализуются современные
системы управления летательных аппаратов,
супер ЭВМ; возможность расширения шины
ввода вывода и разделения на отдельные
шины ввода и отдельные шины вывода, что
обеспечивает любую производительность
интерфейса, возможность реализации
потоковой и конвейерной обработки;
Возможность реализации собственных
системы команд
А удобство использования ответов в том, что имеется схемотехническая реализация с использованием стандартных схем, используются стандартные уровни сигналов и используется информационная совместимость между отдельными БИС, кроме того, все БИС комплекта имеют одинаковое быстродействие.
МП МПС позволяет реализовать любую длину разрядной сетки МП-ра, для этого АЛУ разбивается на отдельные секции. 4-8-16 бит любая секция. Би МПУ – блок микропроцессорного управления. К 588 – 16-тибитные секции МП
16. Достоинства и недостатки архитектуры фон Неймана
Архитектура
фон Неймана — принцип совместного
хранения команд и данных в памяти
компьютера. В общем случае, когда говорят
об архитектуре фон Неймана, подразумевают
принцип хранения данных и инструкций
в одной памяти.
Принцип двоичности - Для представления данных и команд используется двоичная система счисления.
Принцип программного управления - Программа состоит из набора команд, которые выполняются процессором друг за другом в определенной последовательности.
Принцип однородности памяти - Как программы (команды), так и данные хранятся в одной и той же памяти (и кодируются в одной и той же системе счисления — чаще всего двоичной). Над командами можно выполнять такие же действия, как и над данными.
Принцип адресуемости памяти - Структурно основная память состоит из пронумерованных ячеек; процессору в произвольный момент времени доступна любая ячейка.
Недостатки: Семантический разрыв между языками высокого уровня и системой команд (обрабатывающего устройства).
Проблема согласования пропускной способности процессора и ОП, т.е. узким местом неймановской архитектуры является память.
Кризис ПО: стоимость разработки ПО >> стоимости разработки аппаратных средств, низкая надежность ПО, невозможность полного тестирования программы. Достигнут теоретический предел быстродействия.
Достоинства: Использование двоичной системы счисления в вычислительных машинах. Программное управление ЭВМ. Работа ЭВМ контролируется программой, состоящей из набора команд. Команды выполняются последовательно друг за друг. Память компьютера используется не только для хранения данных, но и программ. При этом их способ записи одинаков. Ячейки памяти ЭВМ имеют адреса, которые последовательно пронумерованы. Возможность условного перехода в процессе выполнения программы.