
- •15. Цифрові пристрої з запам’ятовуванням.
- •16.Асинхронні rs-тригери.
- •17.Синхронні тригери (рахівні).
- •19.Синхронний d-тригер.
- •20.Універсальний ik-тригер.
- •21.Двоступінчасті синхронні тригери.
- •22 Тригери «майстер» та «помічник».
- •23.Регістрові та рахівні цифрові пристрої.
- •25.Лічильники зі змінним коефіцієнтом лічення.
- •24.Лічильники з вільним постійним коефіцієнтом лічення - з примусовим наліком та з початковим установленням коду.
19.Синхронний d-тригер.
Д - триггером /триггером задержки / называют логическое устройство с двумя устойчивыми состояниями и одним информационным входом Д.
Асинхронные Д - триггеры не имеют практического применения. Наибольший интерес представляют тактируемые Д - триггеры. Из приведенной схемы /а/ видно, что сигнал на выходе схемы станет равным значению сигнала на входе Д только после прихода тактирующего сигнала С.
Для устойчивой работы схемы а)необходимо, чтобы информация на входе не изменялась во время действия тактирующего импульса С.
Широко применяется также двухтактный Д - триггер, для записи информации в который необходимо подать два тактирующих импульса /рис. б /.
Для записи информации в двухтактный триггер на его входы С1 и С2 необходимо подать сдвинутые во времени тактирующие импульсы С1 = 0 и С2=1.
По такту С1 осуществляется перевод триггера в состояние 0, а по такту С2 - запись информации, поступающей на вход Д . При этом если Д =1, то при С2 =1 триггер примет состояние единицы.
Если Д = 0, то с приходом С2 =1 вентиль В1 будет закрыт и триггер останется в состоянии 0, которое было получено им по такту С1.
Схему Д - триггера можно получить из схемы RST- триггера добавив инвертор между входами R и S . Теперь состояние неопреде¬ленности для входов R и S исключается.
На
вход Д в момент времени tn
можно подать напряжение низкого или
высокого уровня. Если в последующий
момент tn+1
придет положительный перепад тактового
импульса, состояния на выходах Qn+1
и Qn+1
будут соответствовать таблице.
Непременное условие правильной работы
Д -триггера - наличие защитного интервала
времени после прихода запускающего
импульса Uд
перед тактовым Uс
.
Если снабдить Д -триггер цепью обратной связи, соединяющей выход Q со входом Д, он станет работать как Т-триггер, т.е. делить частоту в два раза.
20.Універсальний ik-тригер.
JK -триггером называют логическое устройство с двумя устойчивыми состояниями и двумя входами J и K, которое при условии JK=1 устанавливается в противоположное состояние, а в осталь¬ных случаях работает как RS-триггер, причем J≡S и K≡R.
Простейший JK -триггер отличается от RST -триггера двумя обратными связями, которые устраняют неопределенность в таблице состояний. Назначение входов J и K такое же, как и входов R и S /сброс и установка
Если входы J, С, К объединить, получим схему Т-триггера. Как только на объединенный вход поступит напряжение высокого уров¬ня после низкого, состояние выходов изменится.
В таблице состояний две графы: установлено делается в момент tn.При входных сигналах J= K =0 состояние выходов не меняется, оно сохраняется таким, каким было в момент установки tn.
Когда через входы J и K момент tn загружаем взаимно противоположные уровни, то в последующий момент tn+1 выходы триггера устанавливаются в такие же состояния, как и RS -триггера.
Последняя строка таблицы отображает, что при подаче на входы J и K одновременно напряжений высокого уровня, триггер перебрасывается, переходит в состояние, противоположное предыдущему.
Для надежной работы необходимы внутренние задержки в цепях обратных связей Л31 и Л32.
J K-триггер наиболее универсальный триггер.