
- •15. Цифрові пристрої з запам’ятовуванням.
- •16.Асинхронні rs-тригери.
- •17.Синхронні тригери (рахівні).
- •19.Синхронний d-тригер.
- •20.Універсальний ik-тригер.
- •21.Двоступінчасті синхронні тригери.
- •22 Тригери «майстер» та «помічник».
- •23.Регістрові та рахівні цифрові пристрої.
- •25.Лічильники зі змінним коефіцієнтом лічення.
- •24.Лічильники з вільним постійним коефіцієнтом лічення - з примусовим наліком та з початковим установленням коду.
14.Унітарний код. Код Грея
Унитарный код— двоичный код фиксированной длины, содержащий только одну 1 — прямой унитарный код или только один 0 — обратный (инверсный) унитарный код. Длина кода определяется количеством кодируемых объектов, то есть каждому объекту соответствует отдельный разряд кода, а значение кода положением 1 или 0 в кодовом слове.
Код Грея Характерной особенностью этого кода является то, что при переходе к следующей кодовой комбинации меняется только одна цифра. Данный код широко применяется в устройствах аналого-цифрового преобразования информации, например, в преобразователях угол поворота выходного вала - код. Использование кода Грея в таких преобразователях сводит к минимуму возможные ошибки преобразования.
Преобразователь двоично-десятичного кода в код Грея.
15. Цифрові пристрої з запам’ятовуванням.
Наряду с комбинационными существуют элементы с памятью, в которых значения выходных сигналов определяются как значениями входных сигналов в данный момент времени, так и предыдущим состоянием устройства.
К основным типам таких устройств относятся триггеры и реализуемые на их основе более сложные устройства: регистры, счетчики, распределители, запоминающие устройства и т.д.
Триггеры -логические элементы, которые могут находится в одном из двух устойчивых состояний и переходить из одного состояния в другое под воздействием входных сигналов. Переход в каждое последующее состояние зависит не только от текущих значений входных сигналов, но и от предыдущего состояния триггера. Информация о предыдущем состоянии, поступающая с выходов триггера, вместе с внешними сигналами управляет его работой. Поэтому триггеры являются устройствами с обратными логическими связями.
обобщенная структурная схема триггера
УУ - устройство управления;
Т - собственно триггер;
А1,…,Аn - информационные входы;
С1,…,Сn - тактовые /синхронизирующие/ входы
S и R - входы собственно триггера;
Q и Q - прямой и инверсный выходы
16.Асинхронні rs-тригери.
RS - триггер имеет два входа: единичный S и нулевой R. Выходные сигналы Q и Q , определяю¬щие состояние триггера, в виде обратной связи поступают на входы логических элементов.
RS - триггер на элементах ИЛИ-НЕ управляется единичными сигналами поступающими на один из его входов. При подаче единичного сигнала на вход & триггер устанавливается в нулевое положение / Q = 0 /, а при поступлении такого же сигнала на вход S - в единичное состояние Q = 1.
Подача единичных сигналов одновременно на оба входа запрещена. Состояние в которое переходит триггер, не определено, так как на обоих выходах устанавливаются нулевые значения сигналов.
При поступлении на оба входа триггера нулевых уровней его состояние остается неизменным.
Триггер на элементах И-НЕ управляется нулевыми сигналами R и S . Запрещенным состоянием является такое, при котором на оба входа подаются нулевые логические сигналы.
K564TP2
В одном корпусе микросхемы К564ТР2 содержится четыре незави¬симых триггера. При подаче на вход V нулевого логического сигнала все выходы триггеров отключаются.
И так, RS - триггер имеет два раздельных статических входа управления, что позволяет записывать и хранить 1 бит информации.