
- •1)Обобщенная схема цвм.
- •2)Автомат Мура.
- •3)Основы анализа логических схем с обратными связями.
- •4)Анализ логических схем с помощью карт Карно.
- •7)Элементарные автоматы. Элементарные автоматы с одним входом.
- •8)Элементарные автоматы с двумя входами.
- •9)Обобщенная схема цифрового автомата.
- •10) Синтез комбинационных схем с помощью сднф и диаграмм Вейча.
- •11)Синтез цифровых автоматов.
- •Дешифраторы (декодеры)
- •15,16) 15 И 16 билеты совместно, про rs – триггеры на и элементах в 5 билете.
- •17)Серии цифровых логических микросхем (мс). Мс выключающие триггеры.
- •18)Синтез триггерных схем.
- •19)Д-триггер.
- •20)Т-триггер.
- •21)Jk-триггер.
- •22)Двойные триггеры.
- •23)Синтез двойного jk-триггера на элементах “и-не”.
- •24)Синтез двойного jk-триггера на элементах “или-не”.
- •25)Синхронный rs-триггер с динамическим управлением.
- •26)Синхронный jk-триггер с динамическим управлением.
- •27)Синтез синхронных триггеров со статическим управлением.
- •28)Регистры.
- •29) Регистр к555ир1
- •30) Регистр с тремя выходными состояниями. Кр 1804 ир1.
- •31) Счетчики. Двоичные суммирующие счетчики с последовательным переносом.
- •33) Вычитающие двоичные счетчики.
- •35)Десятичные счетчики.
- •36)Счетчик с произвольным модулем счета на jk – триггере.
- •37) Счетчики с принудительным насчетом сигналов
- •39)Делители частоты с модулем деления на 3.
- •40)Сумматоры. Сумматор на регистрах и кс суммирования.
- •43)Основные элементы памяти.
- •44)Организация памяти в вычислительной технике.
- •45) Дешифраторы. 3-х разрядный дешифратор на элементах “и”.
21)Jk-триггер.
Асинхронный JK – триггер имеет два входа J и K, основной и инверсные входы. Вход J аналогичен входу S RS – триггера. По этому входу триггер устанавливается в состояние «1». По входу K триггер сбрасывается в «0», как и RS – триггер по входу R. Отличие от RS – триггера состоит в том, что этот триггер не имеет запрещенных комбинаций сигналов на входах, а при подаче управляющих сигналов одновременно на оба входа триггер переключается в противоположное состояние. Синхронный JK – триггер имеет еще один вход С – вход синхронизации и переключается только при подаче импульса на этот вход.
Структурная
формула, описывающая работу несинхронного
JK
– триггера имеет следующий вид:
.
JK
– триггер называют универсальным, т.к.
из него можно сделать любой тип триггера.
RS
– триггер получается из JK
– триггера, когда входы JK
используются, как входы S
и R
соответственно, а запрещенная комбинация
не подается.
Если в формуле
несинхронного JK
– триггера J
назвать входом D,
а на вход K
подать
,
то получим:
,
что соответствует несинхронному D
– триггеру, но т.к. несинхронный D
– триггер смысла не имеет, то для
получения синхронного D
– триггера нужно использовать синхронный
JK
– триггер. Для получения T
– триггера достаточно объединить входы
J
и K
и назвать этот вход входом Т по которому
триггер будет переключаться в
противоположное состояние, как это
должен делать Т – триггер. На рис 1.14.8
показано условные обозначения JK
– триггеров и выполнение на основе JK
– триггеров другие типы триггеров.
с динамическим
инверсным входом синхронизации
несинхр.
RS
– триггер Т – триггер
синхр. D – триггер
22)Двойные триггеры.
В асинхронных
триггерах имеют место недостатки. В
D-триггере и в JK-триггере,
включенном по схеме D-триггера,
затруднена организация режима хранения
информации. В Т-триггере, а также в
JK-триггере, включенном
по схеме Т-триггера, возможны периодические
колебания в случае, если на входе поданная
для счета “единица” находится время
большее, чем
, где
– время действия “единицы” на входе Т-триггера,
– время задержки
информации в логическом элементе
триггерной схемы.
Одним из методов исключения вышеуказанных недостатков является создание JK-триггеров по двойной схеме (рис.5.47).
а) б)
Рис.5.47. Общая схема двойного JK-триггера:
а - общая схема JK-триггера; б - условное обозначение в схемах
Из общей схемы
двойного JK-триггера видно,
что она включает в себя два RS-триггера
и две комбинационные схемы КС1 и КС2. При
этом следует отметить, что КС1 имеет ту
же самую схему, что и блок КС в синхронном
JK-триггере, так как по
правилу работы двойного JK-триггера
при подаче на вход С единицы разрешения,
КС1 и внутренний RS-триггер
работает как обычный JK-триггер.
Единственное отличие заключается в
том, что
и
в КС1 подаются с выходного RS-триггера.
При снятии единицы разрешения со входа
С, внутренний
-триггер
переходит в режим хранения, а выходной
RS-триггер по разрешению
на F переписывает состояние
внутреннего
-триггера.