Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
moduli_Pistsya.doc
Скачиваний:
0
Добавлен:
01.07.2025
Размер:
160.77 Кб
Скачать

Модуль 1

01. В чому відмінність МП Pentium від 32-розрядних МП і386 та i486? - В збільшенні розрядності

регістрів загального призначення, шин адреси та даних до 64 розрядів, наявності двох

процесорних кешів та додаткових регістрів, зокрема тестових, наявності двох конвеєрів

загального призначення і конвеєра співпроцесора для обробки чисел з плаваючою

точкою, в збільшенні тактової частоти мікропроцесора;

02. В чому основні відмінності архітектури МП І80486 від МП І80386? - Відмінності стосуються,

в основному, системного рівня - системних регістрів CR0, CR3, з якими працюють

програми операційної системи або драйвери розширеної пам'яті, а також флагового

регістра EFLAGS. Є відмінності в дескрипторних таблицях сторінок;

03. В чому полягає Гарвардський принцип архітектури мікропроцесорних пристроїв? –

В наявності роздільних шин і областей пам’яті для даних та команд;

04. В чому полягає принцип віртуальної пам’яті МП І80286? - Механізм віртуальної пам'яті,

реалізований у процесорі і80286 в захищеному режимі роботи, дозволяє використовувати

разом з невеликою фізичною оперативною пам'яттю також і велику за об’ємом дискову

пам'ять, що дозволяє зберігати (і обновляти) вміст великої віртуальної пам'яті на диску,

підкачуючи окремі ділянки віртуальної пам'яті в реальну оперативну пам'ять при

необхідності;

05. За рахунок чого МП Pentium може виконувати за один такт дві інструкції? - За рахунок

наявності двох конвеєрів загального призначення і конвеєра співпроцесора для обробки

чисел з плаваючою точкою;

06. Що таке дескрипторна таблиця МП І80386? - Таблиця базових адрес називається

дескрипторною таблицею, її рядок складається з 64 біт, які містять інформацію про

розмір сегмента, базову адресу сегмента, права доступу до сегмента та ін.

07. Що таке „логічна адреса” МП І80386? Як формується фізична адреса команд та даних в

реальному режимі роботи МП і80286? - Логічна адреса I80386 складається з двох частин: 16-

бітного селектора сегмента і 32-бітного зміщення в обраному сегменті. Логічна адреса

вказує на дескриптор сегмента;

08. Як адресується дескриптор сторінки в захищеному режимі роботи МП І80386? - Розряди 12-21

лінійної адреси визначають адресу дескриптора сторінки. Таблиця сторінок містить

також 1024 дескрипторів сторінок, які визначають фізичну адресу сторінки пам'яті

розміром 4 Кбайти;

09. Як адресується дескриптор таблиць сторінок в захищеному режимі роботи МП І80386? -

10 Старших розрядів 32-розрядної лінійної адреси адресують один з дескрипторів каталога

таблиць сторінок PDE. Один каталог таблиць містить 1024 дескрипторів сторінок;

10. Як адресується таблиця сторінок PTE в захищеному режимі роботи МП І80386? - Розряди

12-31 дескриптора таблиць сторінок формують 20 старших розрядів фізичної адреси

таблиць сторінок PTE, молодші 12 розрядів рівні 0 (кожна наступна сторінка має розмір

Соседние файлы в предмете [НЕСОРТИРОВАННОЕ]