
- •Исследование, разработка и применение параметризованных аналоговых элементов в составе библиотеки аналоговых базовых и сложно-функциональных блоков.
- •210100 «Электроника и наноэлектроника»
- •Глава 1. Литературный обзор. 7
- •Глава 2. Исследование и разработка оптимальных параметризованных элементов второго уровня под выбранный класс задач. 30
- •Глава 3. Применение спроектированных параметризованных аналоговых ячеек второго уровня в составе базовых блоков. 81
- •Введение.
- •Положения, выносимые на защиту.
- •Основная часть. Глава 1. Литературный обзор.
- •Автоматизация проектирования аналоговых микросхем. Обзор существующих решений.
- •Pcell – определение, способы реализации и применение.
- •Аналоговые ячейки второго уровня. Их применение.
- •Специфика физического проектирования.
- •Причины рассогласования элементов и способы их устранения.
- •Построение согласованных элементов.
- •Размещение согласуемых элементов с общим центром.
- •Уменьшение технологического влияния соседних структур для лучшего согласования элементов.
- •Рекомендации по согласованию моп-транзисторов.
- •Рекомендации по согласованию конденсаторов.
- •Методы защиты от включения тиристорной защелки.
- •Язык skill. Краткие сведения.
- •Выводы.
- •Глава 2. Исследование и разработка оптимальных параметризованных элементов второго уровня под выбранный класс задач.
- •Введение.
- •Построение элементарных параметризованных ячеек.
- •Определение изменяемых параметров.
- •Создание топологических эскизов.
- •Построение ячейки транзистора на языке skill.
- •Оптимизация программного кода.
- •Построение параметризованных аналоговых ячеек второго уровня.
- •Способы применения элементарных ячеек в составе проектируемых аналоговых ячеек второго уровня.
- •Согласование элементов на примере построения матрицы согласованных конденсаторов с соотношением элементов 1:1.
- •Построение разводки.
- •Использование элементов защиты.
- •Способы задания изменяемых параметров и их ограничений.
- •Оптимизация ячеек.
- •Методика проектирования высокоточных параметризованных аналоговых ячеек второго уровня на языке skill.
- •Глава 3. Применение спроектированных параметризованных аналоговых ячеек второго уровня в составе базовых блоков.
- •Компаратор.
- •Операционный усилитель.
- •Устройство выборки и хранения (увх).
- •Преимущества и недостатки использования спроектированных параметризованных аналоговых ячеек второго уровня.
- •Заключение.
- •Список литературы.
- •Приложение.
МИНОБРНАУКИ РОССИИ
Федеральное государственное автономное образовательное учреждение
высшего профессионального образования
«Национальный исследовательский университет «МИЭТ»
Институт проектирования приборов и систем
Факультет «Электроники и компьютерных технологий»
Кафедра «Интегральной электроники и микросистем»
Екимова Екатерина Игоревна
Исследование, разработка и применение параметризованных аналоговых элементов в составе библиотеки аналоговых базовых и сложно-функциональных блоков.
Диссертация на соискание степени магистра по направлению
210100 «Электроника и наноэлектроника»
Научный руководитель:
Ф.И.О., должность, звание _______________________
(подпись)
Консультант:
Ф.И.О., должность, звание _______________________
(подпись)
Соискатель:
_______________________
(подпись)
Москва, 2013
Содержание.
I. ВВЕДЕНИЕ. 4
II. ПОЛОЖЕНИЯ, ВЫНОСИМЫЕ НА ЗАЩИТУ. 6
III. ОСНОВНАЯ ЧАСТЬ. 7
Глава 1. Литературный обзор. 7
1.1. Автоматизация проектирования аналоговых микросхем. Обзор существующих решений. 7
1.2. PCELL – определение, способы реализации и применение. 9
1.3. Аналоговые ячейки второго уровня. Их применение. 12
1.4. Специфика физического проектирования. 16
1.5. Причины рассогласования элементов и способы их устранения. 18
1.6. Построение согласованных элементов. 19
1.6.1. Размещение согласуемых элементов с общим центром. 20
1.6.2. Уменьшение технологического влияния соседних структур для лучшего согласования элементов. 21
1.6.3. Рекомендации по согласованию МОП-транзисторов. 23
1.6.4. Рекомендации по согласованию конденсаторов. 25
1.7. Методы защиты от включения тиристорной защелки. 26
1.8. Язык SKILL. Краткие сведения. 27
1.9. Выводы. 29
Глава 2. Исследование и разработка оптимальных параметризованных элементов второго уровня под выбранный класс задач. 30
2.1. Введение. 30
2.2. Построение элементарных параметризованных ячеек. 30
2.2.1. Определение изменяемых параметров. 31
2.2.2. Создание топологических эскизов. 33
2.2.3. Построение ячейки транзистора на языке SKILL. 36
2.2.4. Оптимизация программного кода. 44
2.3. Построение параметризованных аналоговых ячеек второго уровня. 50
2.3.1. Способы применения элементарных ячеек в составе проектируемых аналоговых ячеек второго уровня. 50
2.3.2. Согласование элементов на примере построения матрицы согласованных конденсаторов с соотношением элементов 1:1. 52
2.3.3. Построение разводки. 57
2.3.4. Использование элементов защиты. 61
2.3.5. Способы задания изменяемых параметров и их ограничений. 67
2.3.6. Оптимизация ячеек. 69
2.3.7. Методика проектирования высокоточных параметризованных аналоговых ячеек второго уровня на языке SKILL. 77
На основе проведенных нами исследований и проектирования разработана методика проектирования высокоточных аналоговых ячеек второго уровня на языке SKILL. 77
Глава 3. Применение спроектированных параметризованных аналоговых ячеек второго уровня в составе базовых блоков. 81
III.1. Компаратор. 81
III.2. Операционный усилитель. 83
III.3. Устройство выборки и хранения (УВХ). 84
III.4. Преимущества и недостатки использования спроектированных параметризованных аналоговых ячеек второго уровня. 86
IV. ЗАКЛЮЧЕНИЕ. 88
V. СПИСОК ЛИТЕРАТУРЫ. 90
VI. ПРИЛОЖЕНИЕ. 91