Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Методичка_АИБ.docx
Скачиваний:
0
Добавлен:
01.05.2025
Размер:
3.1 Mб
Скачать

Библиографический список

  1. Сапожников В.В. и др. Теория дискретных устройств железнодорожной автоматики, телемеханики и связи: Учебник для вузов ж – д. тр – та. – М.: УМК МПС России, 2001. – 312 с.

  2. Теория передачи сигналов на железнодорожном транспорте: Учебник для вузов ж - д. тр - та // Г.В. Горелов и др. – М.: Транспорт, 1999. – 312с.

  3. Единая система конструкторской документации: Обозначения условные графические в схемах – ГОСТ 2.743 – 91

  4. Кондаков Н.И. Логический словарь – справочник – М.: Наука, 1975. – 720с.

  5. Теоретические основы управления в электроэнергетике: Методические указания к курсовому проекту. – СПб. ПГУПС, 2000. – 32с.

  6. Бурков А.Т. Электроника: физической основы, полупроводниковые приборы и устройства: Учебное пособие.- СПб,: ПГУПС, 1999.-290с.

  7. Импульсная и цифровая электроника в устройствах электроснабжения: Учебное пособие / сост. А.Т. Бурков, А.И. Бурьяноватый и др. – М.: ЛИИЖТ, 1987. – 52с.

  8. Система телемеханики «Лисна» для электрифицированных железных дорог / Е.Е. Бакеев, Г.М. Корсаков и др. Под ред. Н.Д. Сухопрудского.–М.: Транспорт, 1979.–215 с.

  9. Интегральные микросхемы: Справочник / Б.В. Тарабрин, Л.Ф. Лунин, Ю.Н. Смирнов и др. Под ред. Б.В. Тарабрина. –М.: Радио и связь, 1984.–528 с.

  10. Компьютерные автоматические обучающие системы по анализу дискретных устройств.

Приложение 1

Логические функции двух аргументов

Значения функций для заданных наборов аргументов

Алгебраическая запись функции

Название функции

0

1

0

1

0

0

1

1

0

0

0

0

0

Тривиальная

1

0

0

0

1

Конъюнкция (И)

2

0

0

1

0

Запрет по

3

0

0

1

1

Тождественность

4

0

1

0

0

Запрет по

5

0

1

0

1

Тождественность

6

0

1

1

0

Неравнозначность (сложение по модулю 2)

7

0

1

1

1

Дизъюнкция (ИЛИ)

8

1

0

0

0

Стрелка Пирса (ИЛИ – НЕ)

9

1

0

0

1

Равнозначность

10

1

0

1

0

Инверсия (НЕ)

11

1

0

1

1

Импликация

12

1

1

0

0

Инверсия (НЕ)

13

1

1

0

1

Импликация

14

1

1

1

0

Штрих Шеффера (И – НЕ)

15

1

1

1

1

Тривиальная

Приложение 2

Основные правила алгебры логики

Название

Содержание

1

Аксиомы:

2

Переместительный закон:

3

Сочетательный закон:

4

Закон повторения:

5

Закон обращения:

если то

6

Закон нулевого множества:

7

Закон универсального множества:

8

Закон двойной инверсии:

9

Закон абсорбции отрицания:

10

Распредели тельный закон:

для умножения путем сложения

для сложения путем умножения

11

Закон поглощения

12

Закон склеивания

13

Закон инверсии (двойственности), правило Де Моргана

14

Обобщенный закон двойственности (получите инверсной функции)

Здесь знак дизъюнкции

знак конъюнкции

Приложение 3

Основные логические элементы комбинационных схем

Обозначение логического элемента

Реализуемая элементарная функции (операция)

Таблица переключений (истинности)

Буквенно – цифровое

Графическое

И

0

0

0

0

0

0

1

0

0

0

0

1

1

1

1

1

ИЛИ

0

0

0

0

0

0

1

0

0

1

1

1

1

1

1

1

НЕ

0

1

1

0

И – НЕ

0

0

0

0

0

0

1

0

1

1

1

1

1

1

1

0

ИЛИ – НЕ

0

0

0

0

0

0

1

0

1

0

0

1

1

1

1

0

2И – ИЛИ – НЕ

0

0

0

0

0

0

0

0

1

0

1

0

1

1

1

0

0

0

1

1

0

1

0

0

1

1

1

1

1

0

«ЗАПРЕТ»

0

0

0

0

1

1

1

0

0

1

1

0

Приложение 4

Функциональные элемент комбинационных схем

Название

Условное графическое обозначение

Таблица приключений (истинности)

Шифратор

(CD)

Вход

Выход

0

0

0

1

1

0

0

0

0

0

0

1

0

0

1

0

0

0

0

1

0

0

0

1

1

0

0

1

0

0

0

1

1

1

1

1

Дешифратор

(DC)

Вход

Выход

0

0

0

1

1

0

0

0

0

0

1

0

0

1

0

0

0

0

1

1

0

0

1

0

1

1

1

1

0

0

0

1

Мультиплексор

(MS)

Адресные входы

Синх.

Выход

0

0

0

1

1

0

0

1

0

1

0

1

1

1

1

1

Демультиплексор (DMS)

Адресные входы

Выходы

0

0

0

0

0

0

1

0

0

0

0

0

1

0

0

0

0

1

1

1

0

0

0

Программируе-мые логические матрицы (PLM)

Реализует систему функций алгебраически:

-- - - - - - - - - - - - - - - - - -

Приложение 5

Примеры основных типов цифровых ИМС

п/п

Функциональное обозначение микросхемы

Буквенно-цифровое обозначе-ние микро-схем

Тип логики микросхем

Графическое обозначение

Источник информа-ции /9/, страница

1

2

3

4

5

6

1

Логические элементы НЕ

  • шесть элементов НЕ

  • шесть элементов НЕ

К155ЛН2,

К531ЛН1П

К555ЛН1,

К555ЛН2

ТТЛ, ТТЛШ

ТТЛШ

59, 252

282

2

Логические элементы ИЛИ

  • четыре элемента 2ИЛИ

К155ЛЛ1,

К555ЛЛ1

ТТЛ, ТТЛШ

62, 282

3

Логические элементы И

  • четыре элемента 2И

К155ЛИ1,

К555ЛИ1

ТТЛ, ТТЛШ

59, 282

  • два элемента 4И

К555ЛИ6

ТТЛШ

282

4

Логические элементы ИЛИ-НЕ

  • четыре элемента 2ИЛИ-НЕ

К155ЛЕ1

ТТЛ

60

  • два элемента 4ИЛИ-НЕ

К561ЛЕ6

НСТЛИ

319

1

2

3

4

5

6

5

Логические элементы И-НЕ

  • два элемента 4И-НЕ

К155ЛА1,

К555ЛА1

ТТЛ, ТТЛШ

58, 282

  • три элемента 3И-НЕ

К555ЛА4

ТТЛШ

283

6

Логические элементы И-ИЛИ-НЕ

  • два элемента 2-2И-2ИЛИ-НЕ с расширением по ИЛИ

К155ЛР1

ТТЛ

58

  • элемент 2-2-2-3И-4ИЛИ-НЕ

2-2И-2ИЛИ-НЕ

К555ЛР3

ТТЛ

58

  • два элемента 2-2ИЛИ-НЕ

К555ЛР11

ТТЛШ

282

1

2

3

4

5

6

7

Триггеры

  • JK-триггер с логикой 3И на входе

К155ТВ1

ТТЛ

59

  • два D-триггера

К155ТМ2

ТТЛ

59

  • четыре RS-триггера

К561ТР2

НСТЛМ (доп. стр-ры МОП)

319

8

Шифраторы, дешифраторы, мультиплексоры

  • 8-канальный коммутатор на один канал (мультиплексор)

К155КП5

ТТЛ

59

1

2

3

4

5

6

  • шифратор

К501ИВ1П

МОП-структуры (Р-канальные)

209

  • дешифратор

К501ИД1П

МОП-структуры (Р-канальные)

319

1

2

3

4

5

6

9

Микропроцессорные интегральные схемы

  • программируемый параллельный интерфейс

КР580ИК55

n-МОП

344

  • 4-разрядный параллельный микропроцессор

КР582ИК1

I2L

319

Приложение 6

Петербургский государственный университет путей сообщения

Электромеханический факультет

Кафедра «Электроснабжение железных дорог»