Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
111.doc
Скачиваний:
0
Добавлен:
01.05.2025
Размер:
161.28 Кб
Скачать

1)SoC жобалауының қысқаша даму тарихы

«Кристалдағы - жүйелер», SoCжобалау стилі 1С сатысындағы 350-250 нм өндірісіндегі технологиялық үдерісті меңгеру кезеңінде қолданыла бастады. Ол кезде бір кремниилі астары барнегізгі цифрлық компоненттер интеграциясын жүргізу мүмкін болатын. Ұялы телефондар құрылымында да осы технология қолданылды.Қазіргі бірнеше чиптардан(интеграцияланған чипсет) құралған жиынтық, келешекте өндірістің күн санап дамуының нәтижесінде толық интеграцияланған SoC жүйесі болып қалыптасады.Соған орай SoC жобалауын күрделі интегралды схема деп анықтай аламыз, ол толық түпкi өнiмнiң барлық негiзгi функционалдық элементтерін бiр чип немесе чипсетте бiрiктiреді.

Жалпы алғанда SoC жоба кем дегенде бір бағдарламаланатын процессордан, ішкікристалданатын есте сақтау құрылғысынан, апаратты орындайтын функционалды элементтерден, сонымен қатар қосымша немесе сыртқы ортамен байланысатын интерфейстерден тұрады.Жобалаудың өнiмдiлiгiн арттырудың iргелi әдiстерінің ішінде интеллектуалды өзіндікті (IP ) қайта қолдану ұсынысы жасалды.Екінші - үшінші ұрпақтарда IP-ді осы әдіспен қолданудан кейін жартылай өткiзгiш өндiрiсі дамып,көптеген танымал модельдердің пайда болуына себепші болды. Ол төмен сатыдағы (0-30 %) SoC жобалауынан өте жоғары сатыға (90-99%) көшуге аяқ алғызады. SoC дамуында маңызды фактор болып (VSIA )Virtual Socket Interface Alliance жетекшi электрондық фирмасының құрылуы болды. Бұл фирма IP қайта қолдануын жетілдіре отыра, IP стандартты қажеттіліктерін, интеграциясын дамытты.Екінші маңызды фактор болып Mentor Graphics и Synopsys компаниясы құрастырған «IP «soft» үшін бірнеше рет қайта қолдану әдіснамасы(Synthesizable RTL) » табылды. Осы әдіснама негізінде Reuse Methodology Manual (RMM) бақарылуы пайда болды. Бұл әдіснама 1997 жылы қолданысқа кірді,1998 жылы Майкл Кеатинг пен Пьер Брикод көпшілікке жариялады.

2)SoC жобалауының Электрондық өнеркәсiпке әсері

SoC жобалауының электронды өнеркәсіпке, соның ішінде жеке меншік индустриясы 1С бағдарламасына тигізген әсері зор болды. Технологиялық үдерiстер эволюциясы әр пайда болған жобамен бірге кететін шығын мөлшерінің де артуына алып келді. Мысалы үлгiлердiң 130 нм деңгейiдегі құны бiр миллион долларларға жақындаған, келешекте бұл құн 65, 45 нм деңгейлерінде анағұрлым жоғары болады деп күтілуде. Егер жеке құрылғыларды жобалауда шығын мөлшерінің бұдан да артуын ескерсе, онда SoC жобалауының 130-90 нм деңгейдегi құны 5-тен -20 миллион долларға дейiн бағаланады.

Бұл шығын мөлшерімен жаңа құрылғылардың жобалануы 1000 нм-ден 250 нм кезеңіндегі ASIC жобалауы мен CMOS үдерісі кезіндегі жобалау сапасымен салыстырғанда біршама төмендігімен сипатталады. Бұл ASIC жобасының статистикасымен дәлелденген. Бірнеше жылдар аралығында, осылайша, 12000-нан 4000-ға дейн төмендеген. Бұл жобалардың кейбіреуі ASSP- ға көшті, оларды SoC құрылғыларының бастапқы кезеңіне жатқызуға болады. Ал басқалары FPGA форматқа (Field Programmable Gate Array) ауысты. Бұл формат SoC құрылғыларының санын бiрнеше жүздiктерден он мың данаға дейін шығару қажет болған жағдайда тиімді болды.Осылайша, бағаға негізделген жобалау стилі электрондық өнеркәсiпте айтарлықтай зардаптар туғызды. Біріншіден, тауарды FPGA негізде жасалатын болып, бұл тауар уақыт пен баға жағынан артықшылыққа ие болса, керісінше қажет ететін қуат мөлшерінің шамадан артуы мен ASIC-пен салыстырғанда өндірістік жағынан сапасының төмендеуі орын алды. Жаңа SoC жобалауы көптеген бірлестіктер үшін маңызды бастама болды. Себебі, жобаның құны мен зардаптардың болу мүмкіндігі жаңа бастаушы бірлестіктердің жедел сәтсіздікке ұшырауына әсер етеді.

Соседние файлы в предмете [НЕСОРТИРОВАННОЕ]