
- •1.Развитие автоматизации производственных систем (пс)
- •Структурная схема асу нижнего уровня.
- •Типы контроллеров (интерфейсы связи)
- •2. Обработка результатов измерений.
- •Датчики.
- •Принцип построения измерительных систем на базе мп.
- •Помехозащищенность информационно-измерительных устройств.
- •Помеха по общему источнику питания.
- •Тенденции развития иис.
- •Введение.
- •Термоэлектрические термометры (термопары).
- •Измерение температуры.
- •Термоэлементы.
- •Схемы включения болометров.
- •Мостовая схема включения.
- •Трансформаторная схема включения фоторезистора
- •Дифференциальная схема включения фоторезисторов.
- •Измерение давления
- •Жидкостные манометры.
- •Электрические манометры Пьезоэлектрические манометры
- •Манометры с тензопреобразователями
- •А) проволочного; б) фольгового.
- •Измерение количества расхода
- •1.1. Концентрационные расходомеры
- •1.2. Корреляционные расходомеры
- •1.3. Ионизационные расходомеры
- •1.4. Турбинные и шариковые тахометрические расходомеры
- •1.5. Камерные расходомеры и счетчики
- •1.6. Тепловые расходомеры
- •1.7. Измерение малых расходов
- •1.8. Счетчики газа ротационные типа рг
- •Методы измерения электрических и неэлектрических величин.
- •Приборы для измерения малых перемещений.
- •Лазерные измерители геометрических размеров
- •Цифровые интегральные микросхемы
- •Четвертая лекция Карты Карно
- •Высокоеэмпидансное состояние выходного каскада логических элементов
- •Сумматор
- •Программируемые постоянные запоминающие устройства
- •Основные параметры логических элементов
- •Б) минимально допустимое значение нуля на входе Uoвх.Доп
- •Схемотехническое решения элемента и-не на диодно-транзисторной логике
- •Схемотехническое решение элемента или-не на резистивно-транзисторной логике
- •Триггеры
- •Классификация триггеров .
- •Синхронный rs триггер
- •Синхронный rs триггер типа ms.
- •Регистры
- •Регистры сдвига
- •Регистры памяти
- •Реверсивные регистры
- •Счётчики
- •Вычитающий счётчик
- •Синхронные счетчики.
- •Синтез компаратора
- •Компаратор двухразрядных чисел
- •Аналого- цифровые преобразователи
- •Основное звено ацп – есть цап
Вычитающий счётчик
+1 Q1
J TT J TT J TT
T
C C
C Q2
K Q0 K Q1 K
R R R
0
для построения вычитающего счётчика используют последовательное соединение триггеров с инверсными выходами. При установке триггеров в 0 на прямых выходах, инвертированные выходы будут иметь единичное значение. При подаче единичного импульса инвертированный выход переходит в ноль, таким образом происходить вычитание импульса от значения счетчика.
СИ(Т)
Q 0 t
Q1 t
Q2 t
Q3 t
Реверсивный счётчик - позволяет вычитать и складывать импульсы в зависимости от управляющего напряжения.
+
1
J
TT Q0 J TT Q1 J TT
СИ C
& 1 C & 1 C & 1 Q2
K
& K & K &
R R
R
0
реверс осуществляется подачей управляющего напряжения на входы + или - соответственно. В этом случае осуществляется подключение или прямого или инверсного выходов предыдущего триггера на вход последующего.
Синхронные счетчики.
Для синхронизации счетчиков используются JK входы триггеров, для обеспечения коэффициента разветвления по выходу выходной ИМС генератора счетных импульсов подача СИ осуществляется через элемент И.
T
CT Q0
C Q1
R Q2
Q3
+
C
&
&
&
J TT Q0 J TT Q1 J TT
СИ C & 1 C & 1 C & 1 Q2
K & K & K &
R R R
0
Синтез компаратора
Компаратор – это цифровое устройство, предназначенное для сравнения двух цифровых сигналов. Исходя из трех комбинаций (А=Б, А>Б, А<Б) на выходе получаем три сигнала.
Компаратор двухразрядных чисел
таблица истинности для компаратора:
X1 |
X0 |
Z1 |
Z2 |
= |
> |
< |
0 0 0 0 |
0 0 0 0 |
0 0 1 1 |
0 1 0 1 |
1 |
|
1 1 1 |
0 0 0 0 |
1 1 1 1 |
0 0 1 1 |
0 1 0 1 |
1 |
1 |
1 1 |
1 1 1 1 |
0 0 0 0 |
0 0 1 1 |
0 1 0 1 |
1 |
1 1 |
1 |
1 1 1 1 |
1 1 1 1 |
0 0 1 1 |
0 1 0 1 |
1 |
1 1 1 |
|
Карта Карно для равенства (=)
x1x0 z1z0 |
00 |
01 |
11 |
10 |
00 |
1 |
|
|
|
01 |
|
1 |
|
|
11 |
|
|
1 |
|
10 |
|
|
|
1 |
=
=
;
Для (X>Z)
x1x0 z1z0 |
00 |
01 |
11 |
10 |
00 |
|
1 |
1 |
1 |
01 |
|
|
1 |
1 |
11 |
|
|
|
|
10 |
|
|
1 |
|
=
=
;
Для (X<Z)
x1x0 z1z0 |
00 |
01 |
11 |
10 |
00 |
|
|
|
|
01 |
1 |
|
|
|
11 |
1 |
1 |
|
1 |
10 |
1 |
1 |
|
|
,
,
Найдя вход Q2
мы его инвертируем, т.к.
вместо 4 элементов «И-НЕ» применяем один
инвертор. Соблюдается схема только
тогда, когда
.