Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
1_bilet_7887.doc
Скачиваний:
1
Добавлен:
01.05.2025
Размер:
2.3 Mб
Скачать
  1. Jk триггер, оның шартты белгіленуі және оның қолданылуы.

JK триггер-синхронды 2-сатылы әмбебап есептеу тригері болып табылады.Бұл тригерді импульстің пайда болуына байланысты өзінің күйін қарама қарсы күйге өзгер.Бұл тригерден тура кірісті RSтригерден басқа үш тригерді алуға болады.

30 Билет

Цифрлық компаратор, оның шартты белгіленуі және оның қолданылуы

Екі n-разрядты екілік А және В сандарын салыстыру үшін арналған. Осы есепті шешу үшін алдымен А және В сандарының әр разрядын салыстырады. Осы операцияны орындайтын логикалық элемент екі модуль бойынша сумматор. Оған мына теңдеу сәйкес келеді:  бұл теңдеу А=В болғанда ғана Y шығыс сигналы төменгі деңгейде болады. Бұл операцияны көп кірісті элемент ЖӘНЕ төменгі деңгейдегі кіріс сигналдары үшін орындайды. Осы элементтің шығыс сигналы Q мынаған тең: Осылайша n разрядты цифрлық компаратор (6 сурет) екі модулі бойынша қосу операциясын орындайтын n элементтен және инверсті сигна­л бойынша ЖӘНЕ элементінің бір n- кірісінен тұрады. 

2 Жартылай сумматор, оның шартты белгіленуі және оның қолданылуы

Бір разрядты екілік а және в сандардың қосындысы келесі кестеге сәйкес жасалады:

a

b

S

C

0

0

0

0

0

1

1

0

1

0

1

0

1

1

0

1

Одан S қосындысы және С тасылмалдауы мына формуламен есептелінеді: S=  ,C= , С = НЕМЕСЕ-ЕМЕС элементіне келтіру үшін бұл формуланы өзгертейік: S=  C= a∙b= Алынған формулалар негізінде жартылай сумматор синтезделуі мүмкін. Жартылай сумматор бұл бір разрядты екі сандардың қосындысын орындайтын құрылғы. (сурет 7а) Жартылай сумматор үшін дизъюнктивті форманы құру барысында:  S=  C=a∙b Сурет 7 Жартылай сумматордың схемасы мен оның белгіленуі.

Соседние файлы в предмете [НЕСОРТИРОВАННОЕ]