
- •1) Архитектура эвм основные понятия (архитектура эвм, эвм, аналоговые вычислительные машины)
- •2) Классификация эвм по этапам развития (Поколения эвм).
- •4) Управления к вычислительным процессам (блок-схемы, информация, обращения)
- •5) Принципы программного управления.
- •12) Шина управления, шина питания.
- •14) Гарвардская шинная архитектура
- •15) Память эвм. Запоминающие устройства (классификация по типу обращения).
- •16) Память эвм. Запоминающие устройства (классификация по организации доступа).
- •17) Иерархическая организация памяти эвм (блок-схема, назначения элементов кэш-память и регистров).
- •18) Иерархическая организация памяти эвм (оперативная память, внешняя память).
- •19) Основные характеристики запоминающих устройств (ёмкость, быстродействие).
- •20) Алгебра логики (область применения, история).
- •21) Алгебра логики (принцип построения сложных устройств).
- •22) Алгебра логики (принцип построения реальных логических устройств, физические и логические принципы).
- •34) Основные характеристики производительности микроконтроллера.
- •35) Принцип построения процессора (cisc, misc).
- •38) Гарвардская архитектура микроконтроллера (блок-схема).
- •39) Память программ микроконтроллера (mask-rom, eprom, otprom, epprom, Flash-rom)
- •40) Память данных микроконтроллера.
- •41) Регистры микроконтроллера.
- •42) Стек микроконтроллера.
- •43) Внешняя память микроконтроллера.
- •44) Шифраторы (определение, применение, логика работы, обозначение в схеме).
- •46) Дешифраторы (определение, применение, логика работы, обозначение в схеме).
- •47) Счетчики (определение, применение, логика работы, обозначение в схеме).
- •48)Регистр хранения (определение, применение, логика работы, обозначение в схеме).
- •49) Регистр сдвига (определение, применение, логика работы, обозначение в схеме).
- •50) Перспективные пути развития архитектуры эвм
34) Основные характеристики производительности микроконтроллера.
сновными характеристиками, определяющими производительность процессорного ядра МК, являются:
набор регистров для хранения промежуточных данных;
система команд процессора;
способы адресации операндов в пространстве памяти;
организация процессов выборки и исполнения команды.
С точки зрения системы команд и способов адресации операндов процессорное ядро современных 8-разрядных МК реализует один из двух принципов построения процессоров:
процессоры с CISC-архитектурой, реализующие так называемую полную систему команд (Complicated Instruction Set Computer);
процессоры с RISC-архитектурой, реализующие сокращенную систему команд (Reduced Instruction Set Computer).
35) Принцип построения процессора (cisc, misc).
CISC-процессоры выполняют большой набор команд с развитыми возможностями адресации, давая разработчику возможность выбрать наиболее подходящую команду для выполнения необходимой операции. В применении к 8-разрядным МК процессор с CISC-архитектурой может иметь однобайтовый, двухбайтовый и трехбайтовый (редко четырехбайтовый) формат команд. При этом система команд, как правило, неортогональна, то есть не все команды могут использовать любой из способов адресации применительно к любому из регистров процессора. Выборка команды на исполнение осуществляется побайтно в течение нескольких циклов работы МК. Время выполнения команды может составлять от 1 до 12 циклов. К МК с CISC-архитектурой относятся МК фирмы Intel с ядром MCS-51, которые поддерживаются в настоящее время целым рядом производителей, МК семейств НС05, НС08 и НС11 фирмы Motorola и ряд других.
MISC (англ. Minimal Instruction Set Computer) — процессор, работающий с минимальным набором длинных[источник не указан 170 дней] команд. Увеличение разрядности процессоров привело к идее укладки нескольких команд в одно большое слово. Это позволило использовать возросшую производительность компьютера и его возможность обрабатывать одновременно несколько потоков данных. Кроме этого MISC использует стековую модель вычислительного устройства и основные команды работы со стеком Forth языка. MISC принцип может лежать в основе микропрограммы выполнения Java и .Net программ, хотя по количеству используемых команд они нарушают принцип MISC
Процессоры, образующие «компьютеры с минимальным набором команд» MISC, как и процессоры RISC, характеризуются небольшим числом чаще всего встречающихся команд. Вместе с этим, принцип «очень длинных слов команд» VLIW обеспечивает выполнение группы непротиворечивых команд за один цикл работы процессора. Порядок выполнения команд распределяется таким образом, чтобы в максимальной степени загрузить маршруты, по которым проходят потоки данных. Таким образом архитектура MISC объединила вместе суперскалярную и VLIW концепции. Компоненты процессора просты и работают с высокими скоростями.
37) Фон-неймановская архитектура микроконтроллера (блок-схема).
Основной особенностью фон-неймановской архитектуры является использование общей памяти для хранения программ и данных
Основное преимущество архитектуры Фон-Неймана – упрощение устройства МПС, так как реализуется обращение только к одной общей памяти. Кроме того, использование единой области памяти позволяло оперативно перераспределять ресурсы между областями программ и данных, что существенно повышало гибкость МПС с точки зрения разработчика программного обеспечения. Размещение стека в общей памяти облегчало доступ к его содержимому. Неслучайно поэтому фон-неймановская архитектура стала основной архитектурой универсальных компьютеров, включая персональные компьютеры.