
- •1) Архитектура эвм основные понятия (архитектура эвм, эвм, аналоговые вычислительные машины)
- •2) Классификация эвм по этапам развития (Поколения эвм).
- •4) Управления к вычислительным процессам (блок-схемы, информация, обращения)
- •5) Принципы программного управления.
- •12) Шина управления, шина питания.
- •14) Гарвардская шинная архитектура
- •15) Память эвм. Запоминающие устройства (классификация по типу обращения).
- •16) Память эвм. Запоминающие устройства (классификация по организации доступа).
- •17) Иерархическая организация памяти эвм (блок-схема, назначения элементов кэш-память и регистров).
- •18) Иерархическая организация памяти эвм (оперативная память, внешняя память).
- •19) Основные характеристики запоминающих устройств (ёмкость, быстродействие).
- •20) Алгебра логики (область применения, история).
- •21) Алгебра логики (принцип построения сложных устройств).
- •22) Алгебра логики (принцип построения реальных логических устройств, физические и логические принципы).
- •34) Основные характеристики производительности микроконтроллера.
- •35) Принцип построения процессора (cisc, misc).
- •38) Гарвардская архитектура микроконтроллера (блок-схема).
- •39) Память программ микроконтроллера (mask-rom, eprom, otprom, epprom, Flash-rom)
- •40) Память данных микроконтроллера.
- •41) Регистры микроконтроллера.
- •42) Стек микроконтроллера.
- •43) Внешняя память микроконтроллера.
- •44) Шифраторы (определение, применение, логика работы, обозначение в схеме).
- •46) Дешифраторы (определение, применение, логика работы, обозначение в схеме).
- •47) Счетчики (определение, применение, логика работы, обозначение в схеме).
- •48)Регистр хранения (определение, применение, логика работы, обозначение в схеме).
- •49) Регистр сдвига (определение, применение, логика работы, обозначение в схеме).
- •50) Перспективные пути развития архитектуры эвм
14) Гарвардская шинная архитектура
В гарвардской архитектуре характеристики устройств памяти для инструкций и памяти для данных не обязательно должны быть одинаковыми. В частности, ширина слова, тактирование, технология реализации и структура адресов памяти могут различаться. В некоторых системах инструкции могут храниться в памяти только для чтения, в то время как для сохранения данных обычно требуется память с возможностью чтения и записи. В некоторых системах требуется значительно больше памяти для инструкций, чем памяти для данных, поскольку данные обычно могут подгружаться с внешней или более медленной памяти. Такая потребность увеличивает битность (ширину) шины адреса памяти инструкций по сравнению с шиной адреса памяти данных.
15) Память эвм. Запоминающие устройства (классификация по типу обращения).
ЗАПОИНАЮЩЕ УСТРОЙСТВО
/ \
По типу обращения По организации доступа
/ \ / | \
Запись только С пямым Спримым С последовательным
и чтение запись доступом (циклическим доступом
доступом)
По типу обращения ^ ЗУ делятся на устройства, допускающие как чтение, так и запись информации, и постоянные запоминающие устройства (ПЗУ), предназначенные только для чтения записанных в них данных (ROM - read only memory). ЗУ первого типа используются в процессе работы процессора для хранения выполняемых программ, исходных данных, промежуточных и окончательных результатов. В ПЗУ, как правило, хранятся системные программы, необходимые для запуска компьютера в работу, а также константы. В некоторых ЭВМ, предназначенных, например, для работы в системах управления, все программное обеспечение может храниться в ПЗУ.
16) Память эвм. Запоминающие устройства (классификация по организации доступа).
В ЗУ с произвольным доступом (RAM - random access memory) время доступа не зависит от места расположения участка памяти (например, ОЗУ).
В ЗУ с прямым (циклическим) доступом благодаря непрерывному вращению носителя информации (например, магнитный диск - МД) возможность обращения к некоторому участку носителя циклически повторяется. Время доступа здесь зависит от взаимного расположения этого участка и головок чтения/записи и во многом определяется скоростью вращения носителя.
В ЗУ с последовательным доступом производится последовательный просмотр участков носителя информации, пока нужный участок не займет некоторое нужное положение напротив головок чтения/записи (например, магнитные ленты - МЛ).
17) Иерархическая организация памяти эвм (блок-схема, назначения элементов кэш-память и регистров).
Внешняя память
оперативная память
Внешняя КЭШ память
Внутренняя КЭШ память
РП
Иерархическая структура памяти позволяет экономически эффективно сочетать хранение больших объемов информации с быстрым доступом к информации в процессе ее обработки.
На нижнем уровне иерархии находится регистровая память - набор регистров, входящих непосредственно в состав микропроцессора (центрального процессора - CPU ). Регистры CPU программно доступны и хранят информацию, наиболее часто используемую при выполнении программы: промежуточные результаты, составные части адресов, счетчики циклов и т.д. Регистровая память имеет относительно небольшой объем (до нескольких десятков машинных слов). РП работает на частоте процессора, поэтому время доступа к ней минимально. Например, при частоте работы процессора 2 ГГц время обращения к его регистрам составит всего 0,5 нс.
Для заполнения пробела между РП и ОП по объему и времени обращения в настоящее время используется кэш-память, которая организована как более быстродействующая (и, следовательно, более дорогая) статическая оперативная память со специальным механизмом записи и считывания информации и предназначена для хранения информации, наиболее часто используемой при работе программы. Как правило, часть кэш-памяти располагается непосредственно на кристалле микропроцессора (внутренний кэш ), а часть - вне его (внешняя кэш-память ). Кэш-память программно недоступна. Для обращения к ней используются аппаратные средства процессора и компьютера.