
- •1) Архитектура эвм основные понятия (архитектура эвм, эвм, аналоговые вычислительные машины)
- •2) Классификация эвм по этапам развития (Поколения эвм).
- •4) Управления к вычислительным процессам (блок-схемы, информация, обращения)
- •5) Принципы программного управления.
- •12) Шина управления, шина питания.
- •14) Гарвардская шинная архитектура
- •15) Память эвм. Запоминающие устройства (классификация по типу обращения).
- •16) Память эвм. Запоминающие устройства (классификация по организации доступа).
- •17) Иерархическая организация памяти эвм (блок-схема, назначения элементов кэш-память и регистров).
- •18) Иерархическая организация памяти эвм (оперативная память, внешняя память).
- •19) Основные характеристики запоминающих устройств (ёмкость, быстродействие).
- •20) Алгебра логики (область применения, история).
- •21) Алгебра логики (принцип построения сложных устройств).
- •22) Алгебра логики (принцип построения реальных логических устройств, физические и логические принципы).
- •34) Основные характеристики производительности микроконтроллера.
- •35) Принцип построения процессора (cisc, misc).
- •38) Гарвардская архитектура микроконтроллера (блок-схема).
- •39) Память программ микроконтроллера (mask-rom, eprom, otprom, epprom, Flash-rom)
- •40) Память данных микроконтроллера.
- •41) Регистры микроконтроллера.
- •42) Стек микроконтроллера.
- •43) Внешняя память микроконтроллера.
- •44) Шифраторы (определение, применение, логика работы, обозначение в схеме).
- •46) Дешифраторы (определение, применение, логика работы, обозначение в схеме).
- •47) Счетчики (определение, применение, логика работы, обозначение в схеме).
- •48)Регистр хранения (определение, применение, логика работы, обозначение в схеме).
- •49) Регистр сдвига (определение, применение, логика работы, обозначение в схеме).
- •50) Перспективные пути развития архитектуры эвм
43) Внешняя память микроконтроллера.
Несмотря на существующую тенденцию по переходу к закрытой архитектуре МК, в некоторых случаях возникает необходимость подключения дополнительной внешней памяти (как памяти программ, так и данных).
Если МК содержит специальные аппаратные средства для подключения внешней памяти, то эта операция производится штатным способом (как для МП).
Второй, более универсальный, способ заключается в том, чтобы использовать порты ввода/вывода для подключения внешней памяти и реализовать обращение к памяти программными средствами. Такой способ позволяет задействовать простые устройства ввода/вывода без реализации сложных шинных интерфейсов, однако приводит к снижению быстродействия системы при обращении к внешней памяти.
44) Шифраторы (определение, применение, логика работы, обозначение в схеме).
Шифратором, или кодером называется комбинационное логическое устройство для преобразования чисел из десятичной системы счисления в двоичную. Входам шифратора последовательно присваиваются значения десятичных чисел, поэтому подача активного логического сигнала на один из входов воспринимается шифратором как подача соответствующего десятичного числа. Этот сигнал преобразуется на выходе шифратора в двоичный код. Согласно сказанному, если шифратор имеет n выходов, число его входов должно быть не более чем 2n. Шифратор, имеющий 2n входов и n выходов, называется полным. Если число входов шифратора меньше 2n, он называется неполным.
Основное применение шифратора в цифровых системах — это введение первичной информации с клавиатуры. При нажатии любой клавиши на соответствующий вход шифратора подается сигнал лог. 1, который и преобразуется на выходе в двоично-десятичный код
Логика работы шифратора следующая. Если на всех входах "1 "..."9" логические "О" — на выходе формируется код 0000. Если на входе "1" логическая "1", а на остальных — "0", то на выходе формируется код 0001. При появлении на входах "1" и "2" логической "1" формируется код 0010; на трех входах "1", "2" и "3" логические "1" — на выходе 0011; на девяти входах "1", "2", "3"..."9" логические "1" — на выходе код 1001. Обратное изменение состояний входов "9", "8"..."1" вызывает противоположное изменение двоичного кода на выходе.
45) RS-триггеры (назначение, логика работы, синхронные и асинхронные RS-триггеры, обозначение в схеме).
Триггер - устройство, предназначенное для хранения значения одной логической переменной (или значения одноразрядного двоичного числа, при хранении многоразрядных двоичных чисел для запоминания значения каждого разряда числа используется отдельный триггер). В соответствии с этим триггер имеет два состояния: одно из них обозначается как состояние лог. 0, другое - состояние лог. 1.
RS-триггер— триггер, который сохраняет своё предыдущее состояние при нулевых входах и меняет своё выходное состояние при подаче на один из его входов единицы.
При подаче единицы на вход S (от англ. Set — установить) выходное состояние становится равным логической единице. А при подаче единицы на вход R (от англ. Reset — сбросить) выходное состояние становится равным логическому нулю. Состояние, при котором на оба входа R и S одновременно поданы логические единицы, в некоторых случаях является запрещённым, при такой комбинации RS-триггер переходит в третье состояние Q=00.
Синхронные триггеры реагируют на информационные сигналы только при наличии соответствующего сигнала на так называемом входе синхронизации С (от англ. clock). Этот вход также обозначают термином «такт». Такие информационные сигналы называют синхронными. Синхронные триггеры в свою очередь подразделяют на триггеры со статическим (статические) и динамическим (динамические) управлением по входу синхронизации С.