Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
kontrOL_NAYa_TOKAREV.docx
Скачиваний:
0
Добавлен:
01.05.2025
Размер:
59.01 Кб
Скачать

1.Состав и блоки проц.Устр-в

АЛУ - реализует процесс обработки данных в виде математических действий ( +, -, *, /) и логических действий (и, или, не). УУ - организует процесс выполнения задачи и отвечает за взаимодействие процессора с оперативной памятью. УАП (устройство адресного преобразования) - включает в себя ветвитель - предсказатель переходов, дешифратор, устройство аппаратного прерывания программ. Кэш-память - внутренняя наиболее быстрая память CPU, предназначенная для хранения промежуточных результатов выполненных процессором в ходе решения задач. Предсказатель переходов (ветвитель) – пытается передать ветвление программы и заранее загрузить информацию в блок выбора и декодирования. Сопроцессор – выполняет обработку дробных чисел, экспоненциальных функций, логарифмических функций.

2 КЭШ-память

внутренняя наиболее быстрая память CPU, предназначенная для хранения промежуточных результатов выполненных процессором в ходе решения задач Все свои запросы CPU адресует одновременно оперативной памяти и кэш памяти. Если адрес обращения к оперативной памяти и кэш одинаковы, то данные берутся из кэша. Считывание данных из кэш памяти, а так же их хранение в процессе выполнения команды называется кэшированием.

Для кэширования используется 2 метода: метод отложенной записи, метод непосредственной записи (метод сквозной записи) При методе отложенной записи процессор промежуточные результаты накапливает в кэш памяти, что бы в дальнейшем записать их 1 приемом. недостаток: любой сбой в системе может привести к потере данных, применяют непосредственную запись. В данном случае промежуточные результаты записываются одновременно и в кэш, и в ОЗУ. Но берутся только из кэша, и только при сбое в системе CPU за данными обратится в ОЗУ. Такой метод медленнее, зато надежнее.

3 Sram статическая память

Статическая память с произвольным доступом

Данная память обычно выполняется на триггерах, преимуществом такого вида памяти является произвольный доступ к ячейке в любой момент времени и высокое быстродействие, отсутствие необходимости производить перезарядку НЕДОСТАТОК: высокое энергопотребление, низкая плотность записи

РАБОТА SRAM начинается после того, как в адресном регистре обнаружено изменение. Изменение адреса активирует цепи SRAM, внутренняя цепь тайминга запускает управляющие импульсы дешифратора (декодера), выбирая нужную ячейку. При записи, запоминающая ячейка получает данные из входного буфера. При чтении усилители буферов в/в усиливают сигнал с ячейки и передают данные на выход.

Функционирование цепи в/в осуществляется через контроллер с помощью управляющих сигналов:

ОЕ разрешение считывания

WE разрешение на запись

CE отвечает за выбор микросхемы(чипа)

PD управляет переходом ячейки памяти из активное состояние в спящее

Некоторые схемы предусматривают что снижение напряжения не влияет на внутренние тайминги.

Соседние файлы в предмете [НЕСОРТИРОВАННОЕ]