
- •Введение
- •1.Общие сведения Технико-эксплуатационные характеристики эвм
- •История развития эвм
- •Классификация эвм
- •1.1.Классификация эвм по назначению
- •1.2. Классификация эвм по функциональным возможностям и размерам
- •Функциональная и структурная организация эвм
- •1.3.Связь между функциональной и структурной организацией эвм
- •1.4.Обобщенная структура эвм и пути её развития
- •1.4.1.Обрабатывающая подсистема
- •1.4.2.Подсистема памяти
- •1.4.3.Подсистема ввода-вывода
- •1.4.4.Подсистема управления и обслуживания
- •2.Архитектуры эвм
- •Sisd-компьютеры
- •2.1.Компьютеры с cisc архитектурой
- •2.2.Компьютеры с risc архитектурой
- •2.3.Компьютеры с суперскалярной обработкой
- •Simd-компьютеры
- •2.4.Матричная архитектура
- •2.5.Векторно-конвейерная архитектура
- •2.6.Ммх технология
- •Misd компьютеры
- •Mimd компьютеры
- •2.7.Многопроцессорные вычислительные системы
- •2.7.1.Многопроцессорные вычислительные системы с общей шиной.
- •2.7.2.Многопроцессорные вычислительные системы с многовходовыми модулями оп.
- •2.8.Многомашинные вычислительные системы (ммвс)
- •2.8.1.Многомашинные комплексы
- •2.8.2.Ммр архитектура
- •3.Структура и форматы команд эвм
- •Форматы команд эвм
- •Способы адресации
- •3.1.Классификация способов адресации по наличию адресной информации в команде
- •3.2.Классификация способов адресации по кратности обращения в память
- •3.3.Классификация по способу формирования исполнительных адресов ячеек памяти
- •3.3.1.Относительная адресация
- •Теги и дескрипторы. Самоопределяемые данные
- •5.Процессоры. Центральный процессор
- •Логическая структура цп
- •Структурная схема процессора
- •Характеристики процессора
- •Регистровые структуры центрального процессора
- •5.1.Основные функциональные регистры
- •5.2.Регистры процессора обработки чисел с плавающей точкой
- •5.3.Системные регистры
- •5.4.Регистры отладки и тестирования
- •Назначение и Классификация цуу
- •Устройства управления цп
- •5.5.Цуу с жесткой логикой.
- •5.6.Цуу с микропрограммной логикой
- •5.7.Процедура выполнения команд
- •6.Язык микроопераций
- •Описание слов, регистров и шин
- •Описание массива данных и памяти.
- •Описание микроопераций
- •Условные микрооператоры.
- •7.Арифметико-логическое устройство
- •Структура алу
- •Сумматоры
- •Классификация алу
- •Методы повышения быстродействия алу
- •8.Память эвм
- •Организация внутренней памяти процессора.
- •Оперативная память и методы управления оп
- •8.1.Методы управления памятью без использования дискового пространства (без использования внешней памяти).
- •8.1.1.Распределение памяти фиксированными разделами.
- •8.1.2.Размещение памяти с перемещаемыми разделами.
- •Организация виртуальной памяти.
- •8.2.Страничное распределение.
- •8.3.Сегментное распределение.
- •8.4.Странично - сегментное распределение.
- •8.5.Свопинг
- •Методы повышения пропускной способности оп.
- •8.6.Выборка широким словом.
- •8.7.Расслоение сообщений.
- •Методы организации кэш-памяти
- •8.8.Типовая структура кэш-памяти
- •8.9.Способы размещения данных в кэш-памяти.
- •8.9.1.Прямое распределение.
- •8.9.2.Полностью ассоциативное распределение.
- •8.9.3.Частично ассоциативное распределение.
- •8.9.4.Распределение секторов.
- •8.10.Методы обновления строк в основной памяти
- •Системы внешней памяти
- •9.Общие принципы организации системы прерывания программ
- •Характеристики системы прерываний
- •Программно-управляемый приоритет прерывающих программ
- •Организация перехода к прерывающей программе
- •10.ПодСистема ввода/вывода Принципы организации подсистемы ввода/вывода
- •Каналы ввода-вывода
- •Интерфейсы ввода-вывода
- •10.1.Классификация интерфейсов
- •10.2. Типы и характеристики стандартных шин
- •11.Вычислительные системы
- •Общие положения
- •Классификация вс
- •Понятие открытой системы
- •Кластерные структуры
- •12. Библиографический список
- •Содержание
- •1. Общие сведения 5
- •2. Архитектуры эвм 22
- •3. Структура и форматы команд эвм 37
- •4. Типы данных 47
- •5. Процессоры. Центральный процессор 53
- •6. Язык микроопераций 72
- •7. Арифметико-логическое устройство 77
- •8. Память эвм 84
Каналы ввода-вывода
Для разделения функций управления центральным процессором и периферийными устройствами в состав ЭВМ включаются дополнительные устройства - каналы ввода-вывода (КВВ), задачей которых является обеспечение взаимодействия центрального процессора и ПУ (рис. 10.1).
Рис. 10.1. Схема ЭВМ с каналами ввода-вывода.
Характерная особенность КВВ заключается в том, что канал работает по хранимой в памяти программе, т. е. так же, как процессор. Следовательно, КВВ, по существу, является специализированным процессором ввода-вывода. В результате центральный процессор полностью освобождается от обслуживания операций обмена периферийных устройств с памятью. КВВ взаимодействует с ПУ через стандартные устройства сопряжения - интерфейсы и устройства управления периферийными устройствами - контроллеры. В структуре ЭВМ, показанной на рис. 10.1, используются интерфейсы четырех типов:
оперативной памяти (через интерфейс осуществляется обмен информацией между ОП, процессором и каналами);
«процессор—канал» (на рис. 10.1 не показан), необходимый для обмена управляющими сигналами между ними;
ввода-вывода (через интерфейс контроллеры ПУ подключаются к каналу);
устройств (с помощью интерфейса ПУ подключаются к контроллеру).
Контроллер осуществляет управление обменом информации для группы ПУ одного типа, например накопителей на магнитных дисках, и выполняет следующие функции:
преобразует стандартные последовательности сигналов интерфейса в последовательности сигналов, обеспечивающие работу конкретного ПУ;
синхронизирует работу ПУ с другими устройствами, в первую очередь с процессором;
обеспечивает буферизацию информации, т. е. запоминание в своей внутренней памяти обмениваемых данных на время, необходимое для реализации цикла обмена.
КВВ включает в свой состав запоминающие устройства (регистры) и логические схемы, которые выполняют упаковку, распаковку и подсчет данных, модификацию адреса данных и передачу информации из оперативной памяти в периферийные устройства и в обратном направлении. Канал работает под управлением канальной программы, которая хранится в специально отведенной области основной памяти ЭВМ.
Основные функции канала:
прием команд управления работой канала из центрального процессора;
адресация внешнего устройства, указанного в принятой команде;
выполнение действий, заданных в командах;
установка управляющих сигналов на шинах интерфейса ввода-вывода;
прием управляющих сигналов, поступающих от ПУ по шинам интерфейса;
непосредственная передача информации между оперативной памятью и ПУ;
контроль передаваемой информации на четность;
подсчет количества передаваемых байт информации;
прием и анализ информации о состоянии периферийных устройств;
формирование запросов в центральный процессор на прерывание;
управление последовательностью прерываний от ПУ и выполнение прерывания.
Таким образом, КВВ реализует функции управления обменом информации, общие для всех ПУ, контроллер выполняет управление обменом для группы ПУ одного типа, а интерфейс осуществляет электрическую связь между каналом и контроллерами, подключенными к этому каналу, и подготавливает сигналы ввода и вывода таким образом, чтобы любое ПУ могло подключиться к каналу.
В общем виде обмен информацией с использованием КВВ выполняется в следующем порядке:
центральный процессор, получив команду ввода-вывода, передает ее в канал:
канал из определенной ячейки памяти считывает начальный адрес канальной программы и начинает ее выполнять;
канал, выполняя команды обмена, обращается к тем или иным ПУ, читает или записывает слова информации, обращаясь в ОП, при необходимости производит изменение формата вводимых и выводимых данных и т. д.
Связь устройств ЭВМ друг с другом осуществляется с помощью интерфейсов.