Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Контр2013.doc
Скачиваний:
0
Добавлен:
01.05.2025
Размер:
305.15 Кб
Скачать

Разработка заданного устройства в max plus II

Цель задания: реализовать навыки проектирования при реализации конкретных устройств.

Вариант выбирается по принципу: № варианта = (N+11)mod20+1, где N-номер по списку.

Порядок выполнения задания:

  1. Изучить среду Quartus II.

  2. Изучить возможности языка VHDL, применяемые для реализации схем.

  3. Реализовать схему заданного устройства в соответствии с индивидуальным заданием.

  4. Реализовать программу на языке VHDL заданного устройства.

Требования к содержанию и оформлению отчета:

  1. Индивидуальное задание.

  2. Описание реализации схемы устройства.

  3. Схема устройства.

  4. Текст программы на языке VHDL.

  5. Экранная копия тестовой временной диаграммы.

  6. Вывод по задаче с учетом индивидуального задания.

Варианты к Задаче №4.

Задание

1

7-входовый мультиплексор с входом разрешения

2

7-входовый демультиплексор с входом разрешения

3

7-разрядный синхронный суммирующий счетчик

4

7-разрядный синхронный вычитающий счетчик

5

8-разрядный синхронный реверсивный счетчик

6

5-разрядный параллельный сумматор с входом и выходом переноса

7

5-разрядный цифровой компаратор

8

5-разрядный регистр сдвига с параллельной загрузкой

9

7-разрядный регистр сдвига с последовательным входом

10

7-разрядную схему контроля четности с параллельной загрузкой

11

3-разрядный счетчик Джонсона.

12

7-разрядный регистр хранения с параллельной загрузкой

13

Цифровая линия задержки 3-разрядного слова на 5 тактов

14

АЛУ, обеспечивающее сложение или вычитание 4-разрядных операндов

15

Формирователь пачек импульсов, длина которых задается 4-х разрядным словом (тактирование от внешнего синхросигнала)

16

Двоично-десятичный синхронный счетчик емкостью 20

17

Делитель частоты на 7

18

Устройство, выделяющее каждый третий бит из цифрового сигнала

19

6-разрядный реверсивный регистр сдвига с параллельной загрузкой

20

6-разрядную схему контроля четности с выходом нечетности

Задание №5(теоретическое).

Цель задания: при помощи различных литературных источников и глобальной сети INTERNET получить детальное представление по конкретному вопросу и углубить собственные знания по предмету.

Вариант выбирается по принципу: № варианта = (N+8)mod16+1, где N-номер по списку.

Оформление задания производится в соответствии с ГОСТ 2.105-95 и должно содержать не менее 5 страниц по указанному вопросу.