
- •1. Математическая и логическая основа вт
- •Проблема представления информации.
- •Системы счисления, используемые в цифровой технике.
- •1.3. Формы представления двоичных чисел.
- •1.4. Арифметические операции над числами с фиксированной точкой.
- •1.6.Логическая основа вт. Элементарные фал и их техническая реализация.
- •2. Комбинационные цифровые устройства (кцу).
- •2.1. Последовательность синтеза кцу.
- •2.2. Табличный и скобочный способы задания кцу.
- •2.5. Основные законы и тождества алгебры логики.
- •Минимизация фал.
- •2.7. Базисы и минимальные базисы.
- •1 Вариант - обычный каскад.
- •2 Вариант - каскад с открытым коллектором.
- •3 Вариант - каскад с открытым эмиттером.
- •4 Вариант - каскад с тремя состояниями.
- •3. Последовательностные цифровые устройства (пцу).
- •3.1. Понятие пцу.
- •1 Этап. Определение минимального числа состояний, позволяющих построить устойчивый автомат, соответствующий поставленным условиям работы.
- •Переход к динамическому способу управления;
- •Увеличение числа состояний автомата, т.Е. Числа триггеров зу.
- •2 Этап. Определение количества и типа триггеров зу.
- •3 Этап. Определение функций переходов и синтез кцу1.
- •Лекция 11 d rg 1 Циклический сдвиг организуется путём соединения выхо-
- •Двоичные счётчики.
- •C t tt t tt t tt c ct2 1 q1 графическое
- •Счётчики с произвольным модулем счёта.
- •Полупроводниковые запоминающие устройства.
- •4.1. Классификация и основные характеристики зу.
- •4.2. Организация накопителя зу.
- •4.3. Статические озу.
- •4.4. Динамические озу.
- •4.6. Построение памяти заданной структуры.
- •4.7. Стековая память.
- •Преобразователи сигналов.
- •6.1. Принципы построения цап.
- •Согласующее
- •6.2. Основные параметры цап.
- •6.3. Аналого-цифровые преобразователи.
- •6.4. Основные параметры ацп.
- •7. Принципы управления микропроцессора.
- •7.1. Классификация микропроцессоров.
- •7.2. Декомпозиция мп.
- •7 .3. Принцип аппаратного управления ("жёсткой" логики).
- •7.4. Принцип микропрограммного управления (гибкой логики).
- •7.5. Способы формирования сигналов управления
- •Код номера
- •7.6. Операционное устройство мп.
- •7.7. Обобщённая структурная схема мп.
- •8. Элементы архитектуры мп.
- •8.1. Структура команд.
- •Необходимость иметь большее число разрядов для представления адресов и кода операции приводит к недопустимо большой длине трёхадресной команды;
- •Часто в качестве операндов используются результаты предыдущих операций, хранимых в регистрах мп. В этом случае трёхадресный формат используется неэффективно.
- •8.2. Способы адресации, основанные на прямом использовании кода команды.
- •Номера реги- стров
- •Число 4527
- •Адрес 1765
- •8.3. Способы адресации, основанные на преобразовании кода команды.
- •8.4. Понятие вектора состояния мп.
- •8.5. Понятие системы прерывания программ.
- •8.6. Характеристики системы прерывания.
- •8.7. Способы организации приоритетного обслуживания запросов прерывания.
- •Счётчик
- •Счётчик
- •Компаратор
- •Код маски
- •8.8. Процесс выполнения команд. Рабочий цикл мп.
- •8.9. Конвейерная обработка команд и данных.
- •8.10. Особенности risc-архитектуры.
- •Усложнение процессора делает более трудным или даже невыполнимым реализацию его на одном кристалле, что могло бы облегчить достижение высокой производительности.
- •Регистры глобальных переменных
- •Регистр адреса
- •Цепи данных
- •Интерфейс пу
- •Канал ввода-вывода
- •Канал ввода-вывода
- •1. Организация цепочки данных.
- •9.4. Интерфейсы периферийных устройств.
- •Данные от процессора
- •Данные в процессор
- •Регистр передатчика очищен
- •Регистр приёмника заполнен
Регистры параметров
(А)Регистры глобальных переменных
Первая подгруппа содержит параметры, переданные данной процедуре В от её вызвавшей, и результаты для вызывающей процедуры при возврате в неё.
Вторая подгруппа содержит локальные переменные данной процедуры.
Третья подгруппа является буфером для двустороннего обмена между дан-ной и вызываемой ею следующей (А) процедурами.
Эта подгруппа передаёт вызываемой процедуре (А) параметры от данной, которая, в свою очередь, получает через этот буфер результаты от ею вызванной процедуры.
Таким образом, одна и та же подгруппа для данной процедуры является регистрами временного хранения, а для следующей – регистрами параметров.
Отдельное окно, доступное всем процедурам программы, выделяется для её глобальных переменных.
.
Контроллеры (К) осуществляют согласование форматов данных, используемых в ПУ, с форматом, принятым для передачи по общей шине.
Контроллеры ПДП обеспечивают возможность подключения ПУ с поблочной передачей данных (ЗУ на дисках, лентах и некоторые другие ПУ).
Обмен информацией между МП, памятью и ПУ осуществляется по единому правилу: 1) информация передаётся словами; 2) все передачи осуществляются по методу квитирования; 3) в каждый данный момент времени обмен данными может происходить только между одной парой модулей.
ЛЕКЦИЯ 8
Взаимодействие двух устройств по общей шине основано на принципе "ведущий-ведомый" (master-slave). Ведущий управляет общей шиной, а ведомый выполняет операцию в соответствии с указаниями ведущего.
В зависимости от операции одно и то же устройство может быть как ведущим, так и ведомым. Исключение составляет основная (оперативная) память, которая может быть только ведомым устройством.
Каждое из устройств, которое может стать ведущим, имеет присвоенный ему приоритет.
Устройство с более высоким приоритетом берёт на себя функции ведущего после освобождения общей шины микропроцессором.
Выбор ведущего осуществляется схемой приоритета, находящейся в МП.
Принцип "ведущий-ведомый" позволяет организовать на общей шине автономный обмен (без участия МП) между двумя ПУ, например магнитным диском и ОП.
Общая шина (ОШ) представляет собой унифицированную систему связей и сигналов между процессором и ПУ: (рис. на следующей странице).
По шине адреса передаются адреса ячеек ОП и периферийных устройств, а по шине данных – коды данных, команд и состояний устройств.
Шины адреса и данных образуют информационную магистраль (информационную шину).
Магистраль (шину) управления образуют следующие шины.
Шина управления обменом информации включает в себя от одной до трёх линий синхронизации передачи информации.
Шина передачи управления выполняет операции приоритетного занятия
ОШ
Шина адреса
Регистр адреса
Схемы синхро-
низации
и упр.
Схема прерывания
и упр. приоритетом
МП
ОП
ПУ
Предоставление
прерывания
Шина данных
Шина уп-равления
Цепи данных
Интерфейс пу
информационной магистрали. Эта шина необходима при наличии в системе нескольких устройств, способных быть инициаторами обмена информацией.
Шина прерывания идентифицирует устройство, запрашивающее сеанс обмена информацией. Идентификация состоит в определении контроллером адреса источника прерывания.
Шина специальных управляющих сигналов включает в себя линии питания, тактирующих импульсов, сигналов общего сброса и т.п.
Общий интерфейс не полностью освобождает МП от управления операциями ввода-вывода. Более того, во время операции обмена данными между ПУ и ОП интерфейс оказывается занятым, а связь МП с ОП – блокированной.
Однако общий интерфейс обеспечивает простоту реализации системы ввода-вывода и гибкость при построении различных конфигураций МПС.
По этой причине интерфейс с общей шиной нашёл широкое применение в процессорах, однокристальных МП, а также малых и микроЭВМ.
Наиболее полной, но требующей значительных аппаратурных затрат, является структура с множеством интерфейсов и каналами ввода-вывода (рис. на следующей странице).
Такая структура характерна для универсальных ЭВМ.
Управление вводом-выводом осуществляется программно-управляемы-ми процессорами ввода-вывода, иначе называемых каналами ввода-вывода.
Каналы ввода-вывода призваны обеспечить прямой доступ к памяти, а потому выполняют функции, аналогичные функциям контроллера ПДП.
При этом каналы осуществляют буферизацию и преобразование форматов передаваемых данных для согласования работы ОП и ПУ.
ОП
ОП
ОП
…
Интерфейс
основной памяти
МП
Интерфейс
процессор-каналы