
- •1. Математические и логические основы вычислительной техники
- •1.1. Основные сведения об электронно-вычислительной технике
- •1.1.1. Классификация эвм
- •1.1.2.Основные характеристики эвм
- •1.2. Виды информации и способы представления ее в эвм
- •1.2.1.Сигналы импульсных и цифровых устройств
- •1.2.2.Системы счисления
- •1.2.3. Правила двоичной арифметики
- •1.2.4. Основные логические операции
- •Операция импликация
- •Операция запрет
- •1.2.5.Законы алгебры логики
- •1.2.6. Основной базис алгебры логики
- •1.2.7. Нормальные и совершенные нормальные формы логических функций
- •1.2.8. Минимизация логических функций методом Квайна
- •1.2.9.Синтез логических устройств в базисах «или-не», «и-не»
- •Некоторые особенности построения схем логических устройств
- •1.2.10. Минимизация логических функций методом карт Вейча
- •1.3. Логические элементы эвт
- •1.3.1. Классификация и система обозначений цифровых микросхем
- •1.3.2. Условные графические обозначения цифровых микросхем
- •1.3.3. Параметры логических элементов
- •1.3.4. Базовые логические элементы
- •Базовый ттл-элемент и—не
- •Базовый эсл-элемент или/или—не
- •Базовый кмоп-элемент или—не
- •Сравнительная оценка базовых логических элементов
- •2.Типовые узлы и элементы вычислительной техники
- •2.1. Типовые комбинационные цифровые устройства
- •2.1.1. Шифратор (кодер)
- •2.1.2. Дешифратор (декодер)
- •Расширение разрядности дешифратора
- •2.1.3. Мультиплексор
- •Расширение разрядности мультиплексора
- •2.1.4. Демультиплексор
- •Расширение разрядности демультиплексора
- •2.1.5. Сумматор
- •Многоразрядные двоичные сумматоры
- •Программируемая логическая матрица
- •2.2. Последовательностные цифровые устройства
- •2.2.1. Интегральные триггеры
- •Асинхронный rs триггер с инверсными входами.
- •Синхронный rs – триггер.
- •Микросхема к555тр2
- •Микросхема к155тв9
- •Микросхема к155тм 2
- •2.2.2. Регистры Общие сведения
- •Параллельно-последовательный регистр
- •2.2.3. Счетчики
- •Микросхема к155ие7
- •2.2.4. Полупроводниковые запоминающие устройства
- •Условные обозначения ис зу
- •Оперативное запоминающее устройство
- •Принцип наращивания емкости памяти
- •Постоянные запоминающие устройства
- •Перепрограммируемые постоянные запоминающие устройства
- •2.2.5. Аналого-цифровое преобразование информации Принцип аналого-цифрового преобразования информации
- •Цап с резисторной матрацей r—2r
- •Аналого-цифровой преобразователь последовательного счета
- •Времяимпульсный аналого-цифровой преобразователь
- •Параметры аналого-цифрового и цифроаналогового преобразователей
Микросхема к155тв9
Микросхемы ТВ6 и ТВ9, ТВ 10 и ТВ 11 содержат
по два JK-триггера с общим
выводом питания (рисунок
2.2.1.6.). Вход синхронизации
у всех триггеров инверсный динамический,
поэтому Данные от входов J
и K переносятся на выходы
Q и
по отрицательному перепаду импульса
.
Когда импульс на входе
переходит от высокого уровня к низкому,
сигналы на входах J и K
не должны изменяться. Информацию от
входов J и K
следует загружать в триггер, когда на
входе
присутствует напряжение высокого
уровня. У триггеров микросхемы ТВ6 нет
входа предварительной установки
,
поэтому в таблице состояний (комбинированного
J K-триггера)
необходимо исключить первую строку
(асинхронную установку 1). Если на вход
будет подано напряжение низкого уровня,
то входы J, K
и
не действуют. У триггеров микросхемы
ТВ10 нет входа предварительного сброса
,
поэтому в таблице состояний комбинированного
J K-триггера
необходимо исключить вторую строку
(асинхронный сброс 0). Для микросхем ТВ6
и ТВ10 в таблице состояний не имеет смысла
и третья строка, т.к. они имеют только
по одному асинхронному входу (либо
,
либо
). Триггеры
микросхемы ТВ11 в отличие от триггеров
микросхемы ТВ9 имеют две общие цепи
управления: вход синхронизации
и асинхронный вход сброса
(рис. 2.53).
Рис. 2.2.1.6. Структура, условное обозначение и цоколевка микросхем ТВ 6, ТВ9 и ТВ 10.
Синхронный D – триггер. (рисунок 2.2.1.7.)
|
|
Рисунок 2.2.1.7.
Вход |
Выход |
D |
Q |
0 |
0 |
1 |
1 |
При С=0 срабатывание триггера не происходит.
При С=1 и D=0 триггер устанавливается в нулевое состояние. При С=1 и D=1 триггер устанавливается в единичное состояние.
Микросхема к155тм 2
Микросхема ТМ 2 содержит два независимых комбинированных D-триггера, имеющих общую цепь питания. У каждого триггера имеется один информационный вход D, вход синхронизации С и два дополнительных входа и независимой асинхронной установки триггера в единичное и нулевое состояния, а также комплементарные выходы Q и (рисунок 2.2.1.8.). Логическая структура одного D-триггера {рис. 2.46) содержит следующие элементы: основной асинхронный RS-триггер (ТЗ), вспомогательный синхронный RS-триггер (Т1) записи логической единицы (высокого уровня) в основной триггер, вспомогательный синхронный RS-триггер (Т2) записи логического нуля (низкого уровня) в основной триггер. Входы и - асинхронные, потому что они работают (сбрасывают состояние триггера) независимо от сигнала на тактовом входе, активный уровень для них низкий (т. е. инверсные входы S и R).
Асинхронная установка D-триггера в единичное или нулевое состояния осуществляется подачей взаимопротивоположных логических сигналов на входы и . В это время входы D и С не влияют.
Если на входы и одновременно подать сигнал низкого уровня (логический нуль), то на обоих выходах триггера Q и будет высокий уровень (логическая единица). Однако после снятия этих сигналов со входов и состояние триггера будет неопределенным. Поэтому комбинация = = 0 для этих входов является запрещенной.
Загрузить в триггер входные уровни В или Н (т, е. логические 1 или 0) можно, если на входы и подать напряжение высокого уровня: = = 1. Сигнал от входа D передается на выходы триггера при поступлении положительного перепада импульса на вход С (изменение от низкого к высокому). Однако, чтобы D-триггер переключался правильно (согласно таблице состояний, таблица 2.2.1.2.), необходимо уровень на входе D зафиксировать заранее, т, е. до прихода перепада на вход С. Причём этот защитный временной интервал должен быть больше времени задержки распространения сигнала в триггере (определяется по справочнику).
Цоколевка микросхемы ТМ 2 приведена на рисунке 2.2.1.9., а основные параметры см. в табл. 2.20.
Рисунок 2.2.1.8. Структура D-триггера Рисунок 2.2.1.9. Условное обозначение и микросхемы ТМ 2 цоколевка микросхемы ТМ 2
Таблица 2.2.1.2.. Состояния триггера ТМ 2
Т-триггер (рисунок 2.2.1.10)
Рисунок 2.2.1.10
Состояние триггера меняется на противоположное, если на вход поступает прямоугольный импульс, во всех остальных случаях срабатывание триггера не происходит.