Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Лекции_ВТ_часть1_сохр.doc
Скачиваний:
6
Добавлен:
01.05.2025
Размер:
19.68 Mб
Скачать

Синхронный rs – триггер.

Он может быть получен из асинхронного, если на его входы включить элементы «и» (рисунок 2.2.1.3.)

Рисунок 2.2.1.3. При С=1.

Вход

Выход

S

R

Q

0

0

Q0

0

1

0

1

0

1

1

1

X

При С=0 не зависимо от того, что действует на входы S и R синхронного триггера, на входах S и R асинхронного триггера, входящего в состав синхронного действует логический ноль, и срабатывание не происходит.

При С=1 логические уровни со входов синхронного триггера передаются на входы асинхронного триггера и вызывает его соответствующее срабатывание.

Микросхема к555тр2

Микросхема К555ТР2 включает четыре асинхронных RS-триг­гера, причем два из них имеют по два входа установки . Управляющим сигналом является уровень логического нуля (низкий уровень), так как триггеры построены на логических элементах И-НЕ с обратными связями (т. е. входы инверсные статические). Установка триггера в состояние высокого или низкого уровня осуществляется кодом 01 или 10 на входах и со сменой кода информации. Если на входах 1 = 2 = = 0, то на выходе Q появится напряжение высокого уровня-1. Однако это состояние не будет зафиксировано «защелкнуто»: если входные уровни 0 убрать, на выходе Q появится неопределенное состояние. При подаче на входы 1 = 2 = = 1 напряжение на выходе останется без изменения. Достаточно на одном из входов триггера установить низкий уровень напряжения – 1, и триггер установится в состояние высокого уровня . Таблица 2.2.1.1. дает состояния одного из триггеров микросхемы ТР2. Временные диаграммы его работы, а также цоколевка представлены на рис. 2.2.1.4., основные параметры приведены в табл. 2.20.

Т

аблица 2.2.1.1. Состояния

триггера ТР

Рис. 2.2.1.4. Условное обозначение, цоколевка и временные диаграммы работы микросхем типа ТР

Универсальный JK-триггер с двухступенчатым запоминающим информации (рисунок 2.2.1.5.)

Вход

Выход

J

K

Q

0

0

Q0

0

1

0

1

0

1

1

1

Рисунок 2.2.1.5.

При J=0 и К=0 срабатывание не происходит и триггер остается в исходном состоянии Q0.

При J=0 и К=1 логическая единица действует на вход установки в нулевое состояние К и триггер переходит в нулевое состояние.

При J=1 и К=0 логическая единица действует на вход установки в единичное состояние J и триггер переходит в единичное состояние.

Универсальный триггер не имеет запрещенной комбинации входных сигналов и при J=1 и К=1 состояние триггера меняется на противоположное.

Срабатывание триггера с двухступенчатым запоминанием информации происходит в два этапа:

1)при положительном перепаде (С=1) новое состояние формируется в первом RS-триггере, а логические уровни на выходах JK триггера не изменяются;

2)при отрицательном перепаде (С=0) новое состояние, сформированное в первом RS-триггере передается во второй RS- триггер и меняются логические уровни на выходах JK-триггера.