
- •1. Математические и логические основы вычислительной техники
- •1.1. Основные сведения об электронно-вычислительной технике
- •1.1.1. Классификация эвм
- •1.1.2.Основные характеристики эвм
- •1.2. Виды информации и способы представления ее в эвм
- •1.2.1.Сигналы импульсных и цифровых устройств
- •1.2.2.Системы счисления
- •1.2.3. Правила двоичной арифметики
- •1.2.4. Основные логические операции
- •Операция импликация
- •Операция запрет
- •1.2.5.Законы алгебры логики
- •1.2.6. Основной базис алгебры логики
- •1.2.7. Нормальные и совершенные нормальные формы логических функций
- •1.2.8. Минимизация логических функций методом Квайна
- •1.2.9.Синтез логических устройств в базисах «или-не», «и-не»
- •Некоторые особенности построения схем логических устройств
- •1.2.10. Минимизация логических функций методом карт Вейча
- •1.3. Логические элементы эвт
- •1.3.1. Классификация и система обозначений цифровых микросхем
- •1.3.2. Условные графические обозначения цифровых микросхем
- •1.3.3. Параметры логических элементов
- •1.3.4. Базовые логические элементы
- •Базовый ттл-элемент и—не
- •Базовый эсл-элемент или/или—не
- •Базовый кмоп-элемент или—не
- •Сравнительная оценка базовых логических элементов
- •2.Типовые узлы и элементы вычислительной техники
- •2.1. Типовые комбинационные цифровые устройства
- •2.1.1. Шифратор (кодер)
- •2.1.2. Дешифратор (декодер)
- •Расширение разрядности дешифратора
- •2.1.3. Мультиплексор
- •Расширение разрядности мультиплексора
- •2.1.4. Демультиплексор
- •Расширение разрядности демультиплексора
- •2.1.5. Сумматор
- •Многоразрядные двоичные сумматоры
- •Программируемая логическая матрица
- •2.2. Последовательностные цифровые устройства
- •2.2.1. Интегральные триггеры
- •Асинхронный rs триггер с инверсными входами.
- •Синхронный rs – триггер.
- •Микросхема к555тр2
- •Микросхема к155тв9
- •Микросхема к155тм 2
- •2.2.2. Регистры Общие сведения
- •Параллельно-последовательный регистр
- •2.2.3. Счетчики
- •Микросхема к155ие7
- •2.2.4. Полупроводниковые запоминающие устройства
- •Условные обозначения ис зу
- •Оперативное запоминающее устройство
- •Принцип наращивания емкости памяти
- •Постоянные запоминающие устройства
- •Перепрограммируемые постоянные запоминающие устройства
- •2.2.5. Аналого-цифровое преобразование информации Принцип аналого-цифрового преобразования информации
- •Цап с резисторной матрацей r—2r
- •Аналого-цифровой преобразователь последовательного счета
- •Времяимпульсный аналого-цифровой преобразователь
- •Параметры аналого-цифрового и цифроаналогового преобразователей
Синхронный rs – триггер.
Он может быть получен из асинхронного, если на его входы включить элементы «и» (рисунок 2.2.1.3.)
|
|
Рисунок 2.2.1.3. При С=1.
Вход |
Выход |
|
S |
R |
Q |
0 |
0 |
Q0 |
0 |
1 |
0 |
1 |
0 |
1 |
1 |
1 |
X |
При С=0 не зависимо от того, что действует на входы S и R синхронного триггера, на входах S и R асинхронного триггера, входящего в состав синхронного действует логический ноль, и срабатывание не происходит.
При С=1 логические уровни со входов синхронного триггера передаются на входы асинхронного триггера и вызывает его соответствующее срабатывание.
Микросхема к555тр2
Микросхема К555ТР2 включает четыре
асинхронных RS-триггера,
причем два из них имеют по два входа
установки
.
Управляющим сигналом является уровень
логического нуля (низкий уровень), так
как триггеры построены на логических
элементах И-НЕ с обратными связями
(т. е. входы инверсные статические).
Установка триггера в состояние высокого
или низкого уровня осуществляется кодом
01 или 10 на входах
и
со сменой кода информации. Если на
входах
1
=
2
=
= 0, то на выходе Q появится
напряжение высокого уровня-1. Однако
это состояние не будет зафиксировано
«защелкнуто»: если входные уровни 0
убрать, на выходе Q
появится неопределенное состояние. При
подаче на входы
1
=
2
=
= 1 напряжение на выходе останется без
изменения. Достаточно на одном из входов
триггера установить низкий уровень
напряжения – 1, и триггер установится
в состояние высокого уровня
.
Таблица 2.2.1.1.
дает состояния одного из триггеров
микросхемы ТР2. Временные диаграммы его
работы, а также цоколевка представлены
на рис. 2.2.1.4., основные
параметры приведены в табл. 2.20.
Т
триггера ТР
Рис. 2.2.1.4. Условное обозначение, цоколевка и временные диаграммы работы микросхем типа ТР
Универсальный JK-триггер с двухступенчатым запоминающим информации (рисунок 2.2.1.5.)
|
|
|||
Вход |
Выход |
|
||
J |
K |
Q |
|
|
0 |
0 |
Q0 |
|
|
0 |
1 |
0 |
|
|
1 |
0 |
1 |
|
|
1 |
1 |
|
|
Рисунок 2.2.1.5.
При J=0 и К=0 срабатывание не происходит и триггер остается в исходном состоянии Q0.
При J=0 и К=1 логическая единица действует на вход установки в нулевое состояние К и триггер переходит в нулевое состояние.
При J=1 и К=0 логическая единица действует на вход установки в единичное состояние J и триггер переходит в единичное состояние.
Универсальный триггер не имеет запрещенной комбинации входных сигналов и при J=1 и К=1 состояние триггера меняется на противоположное.
Срабатывание триггера с двухступенчатым запоминанием информации происходит в два этапа:
1)при положительном перепаде (С=1) новое состояние формируется в первом RS-триггере, а логические уровни на выходах JK триггера не изменяются;
2)при отрицательном перепаде (С=0) новое состояние, сформированное в первом RS-триггере передается во второй RS- триггер и меняются логические уровни на выходах JK-триггера.