
- •1. Математические и логические основы вычислительной техники
- •1.1. Основные сведения об электронно-вычислительной технике
- •1.1.1. Классификация эвм
- •1.1.2.Основные характеристики эвм
- •1.2. Виды информации и способы представления ее в эвм
- •1.2.1.Сигналы импульсных и цифровых устройств
- •1.2.2.Системы счисления
- •1.2.3. Правила двоичной арифметики
- •1.2.4. Основные логические операции
- •Операция импликация
- •Операция запрет
- •1.2.5.Законы алгебры логики
- •1.2.6. Основной базис алгебры логики
- •1.2.7. Нормальные и совершенные нормальные формы логических функций
- •1.2.8. Минимизация логических функций методом Квайна
- •1.2.9.Синтез логических устройств в базисах «или-не», «и-не»
- •Некоторые особенности построения схем логических устройств
- •1.2.10. Минимизация логических функций методом карт Вейча
- •1.3. Логические элементы эвт
- •1.3.1. Классификация и система обозначений цифровых микросхем
- •1.3.2. Условные графические обозначения цифровых микросхем
- •1.3.3. Параметры логических элементов
- •1.3.4. Базовые логические элементы
- •Базовый ттл-элемент и—не
- •Базовый эсл-элемент или/или—не
- •Базовый кмоп-элемент или—не
- •Сравнительная оценка базовых логических элементов
- •2.Типовые узлы и элементы вычислительной техники
- •2.1. Типовые комбинационные цифровые устройства
- •2.1.1. Шифратор (кодер)
- •2.1.2. Дешифратор (декодер)
- •Расширение разрядности дешифратора
- •2.1.3. Мультиплексор
- •Расширение разрядности мультиплексора
- •2.1.4. Демультиплексор
- •Расширение разрядности демультиплексора
- •2.1.5. Сумматор
- •Многоразрядные двоичные сумматоры
- •Программируемая логическая матрица
- •2.2. Последовательностные цифровые устройства
- •2.2.1. Интегральные триггеры
- •Асинхронный rs триггер с инверсными входами.
- •Синхронный rs – триггер.
- •Микросхема к555тр2
- •Микросхема к155тв9
- •Микросхема к155тм 2
- •2.2.2. Регистры Общие сведения
- •Параллельно-последовательный регистр
- •2.2.3. Счетчики
- •Микросхема к155ие7
- •2.2.4. Полупроводниковые запоминающие устройства
- •Условные обозначения ис зу
- •Оперативное запоминающее устройство
- •Принцип наращивания емкости памяти
- •Постоянные запоминающие устройства
- •Перепрограммируемые постоянные запоминающие устройства
- •2.2.5. Аналого-цифровое преобразование информации Принцип аналого-цифрового преобразования информации
- •Цап с резисторной матрацей r—2r
- •Аналого-цифровой преобразователь последовательного счета
- •Времяимпульсный аналого-цифровой преобразователь
- •Параметры аналого-цифрового и цифроаналогового преобразователей
2.1.3. Мультиплексор
Мультиплексор имеет
информационные входы D, адресные входы
А и выходы: прямой Y и инверсный
.
В нем к выходу Y может быть подключен
один из информационных входов D в
зависимости от кода действующего на
адресных входах А (таблица 2.1.3.1.)
镥맕鉕ᱸࠆ䥉싼ﴛ숑葓棴Ð粵贞ࠆ踋⢗柀╈ﳧ镃蔼듚늅쬆Ƃꕦᢰ㌰穟葊忞㌲瑡뛜畲冺률◀觍쵦嘂횂笖ꏏⅯ낧㸦涥惖밌䀻溏賆꫁焖鍄㉢ꎌᇤ擨읦軂挈▚䤮삠㵍뼀郂廍쓝뇮ᦣጔ魂笫慰䌵끈踒᾽吢윥媍驈氥쮎阪妧癘竨画ኖ䘥ꡲŴ댡闋㝔ڔﭠ万刧铼懺韫챊몧나㗥磈웿䓎霆牀 |
|
|
|
|
|
|
|
|
|
|
Расширение разрядности мультиплексора
Расширение разрядности мультиплексоров иллюстрирует рисунок. Здесь «мультиплексорное дерево» содержит четыре 4-входовых мультиплексора MUX1—MUX4 c соответственно запараллеленными адресными входами А0, А1, код на которых одновременно выбирает один из входов D0—D3 всех четырех элементов; кодом на адресных входах А2, А3 выходного мультиплексора выбирается один из выходов Yo— Y3 Таким образом, 4-разрядный код на входах Ао—А3 соединяет с выходом Y только один из 16-ти входов (16 = 24) D0—Dl5 (рисунок 2.1.3.2.)
Рисунок 2.1.3.2.
2.1.4. Демультиплексор
Выполняет функцию обратную мультиплексору. Он имеет информационный вход D, адресные входы А и выходы У . В нем вход D может быть подключен к одному из выходов Y в зависимости от кода, действующего на входах А (таблица 2.1.4.1.)
Таблица 2.1.4.1.
Входы |
Выходы |
|||||||||
A2 |
A1 |
A0 |
y0 |
y1 |
y2 |
y3 |
y4 |
y5 |
y6 |
y7 |
0 |
0 |
0 |
D |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
D |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
D |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
1 |
0 |
0 |
0 |
D |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
D |
0 |
0 |
0 |
1 |
0 |
1 |
0 |
0 |
0 |
0 |
0 |
D |
0 |
0 |
1 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
D |
0 |
1 |
1 |
1 |
0 |
0 |
0 |
0 |
0 |
0 |
0 |
D |
Запишем логические выражения для выходов Y (рисунок 2.1.4.1.)
Y0= D
Y1= D
Y2= D
Y3= D
Y4= D
Y5= D
Y6= D
Y7= D A2A1A0
Рисунок 2.1.4.1.