Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
karpeka_elektronika(3 seim).docx
Скачиваний:
0
Добавлен:
01.05.2025
Размер:
1.57 Mб
Скачать

Тиристорные преобразователя

В первый момент времени подается управляющий импульс на VS1. Он открывается, и С заряжается в указанной полярности. Если теперь подать управляющий импульс на VS2, он откроется, и Uс окажется приложенным к VS1 запирающей полярности, что и запрет последний. Конденсатор будет перезаряжаться напряжением противоположной полярности, что позволит в следующий момент времени при отпирании VS1 запереть VS2. Величина энергии, запасенная на С, должна быть достаточной, чтобы компенсировать и превысить энергию от источника питания.

Тиристорный преобразователь используется при очень больших мощностях (МВт) и напряжениях (кВ), однако их применение ограничено из-за высокой инерционности (частота переключения не должна превышать единиц кГц), это не позволяет существенным образом снизить габариты трансформатора.

Таймеры Классификация

Однотактный таймер

R

S

Qn+1

0

0

Qn

1

0

0

0

1

1

1

1

н/о


В исходном состоянии S1 заперт, Cт разряжен, Uвых=0. При подаче на запуск импульса триггер DD перебрасывается в единичное состояние, S1 размыкается, Cт начинает заряжаться. Как только Uст достигнет Uоп, на выходе DA появится высокий уровень, который перебросит DD в ноль, что приведет к замыканию S1 и разряду Ст. Схема будет находится в ожидании нового запускающего импульса.

Многотактный таймер

N – коэффициент пересчета.

– однотактный; - многотактный.

Функциональная схема 1006ви1 (555)

R

S

Qn+1

0

0

Qn

1

0

0

1

0

1

1

0

1

1

н/о

н/о

В исходном состоянии VT1 открыт, Ct разряжен, Uвых=0. UR=0, т.к. UИ1>UНИ1 (напряжение на инвертирующем входе DA1 больше, чем на неинвертирующем). US также равно 0, т.к. UНИ2<UИ2. DD находится в режиме хранения. При подаче на вход 1 отрицательного импульса (импульса низкого уровня) UИ2 станет меньше UНИ2, US=1, UВЫХ DD=0, UВЫХ 3=1, VT1 закроется, Ct начнет заряжаться через Rt.

По мере достижения UCt напряжения , UНИ2 станет больше UИ2, UR=1, RS-триггер перебросится в ноль, на выходе DD появится 1, который установит ноль на выходе 3 и откроет VT1, через который разрядится Ct. Схема вернулась в исходное состояние.

Для исключения неопределенности длительность входного отрицательного импульса должна быть меньше длительности формируемого сигнала. Если это не соблюдается, сигнал нужно подавать на вход 2 с целью его дифференцирования.

Параметры таймера:

  1. диапазон напряжения Uп=4,5 – 16 В.

  2. потребляемый ток 3 мА.

  3. погрешность формирования временного интервала 0,5-1 %.

  4. выходной вытекающий/втекающий ток – 200 мА (по выходу 3)

  5. Rt<10 МОм.

Вывод 4 – сброс. При подаче на него напряжение, меньшее 0,4 В, таймер возвращается в исходное состояние, Uвых=0. При Uп>1 В вход не влияет на работу схемы.

Подключая к выводу 5 дополнительные делители напряжения можно изменять порог срабатывания компаратора.

VD предназначен для быстрого возвращения в исходное состояние таймера после выключения напряжения питания.

Соседние файлы в предмете [НЕСОРТИРОВАННОЕ]