Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
ЗАДАНИЯ ДЛЯ ПОРТФОЛИО 2013.doc
Скачиваний:
2
Добавлен:
01.05.2025
Размер:
1.3 Mб
Скачать

Продумайте изменения своего варианта:

а) Увеличьте количество слов в микросхеме п.2 в 4 раза.

б) Увеличьте разрядность слова микросхемы п.2 в 4 раза.

Дополнительное задание. Нарисуйте УГО микросхем памяти, соответствующих лекционным карточкам 3.2 и 3.3 (структуры 2D), 3.4 (структура 3D). Копии карточек приведены ниже.

Задание для портфолио № 2 – три схемы триггера на базе ттл

Постройте триггер (триггерное кольцо) из двух стандартных элементов ТТЛ (см. рис. ниже). Предварительно определите булеву функцию, реализуемую элементом.

- Нарисуйте три варианта схемы: а) используя УГО триггера, б) используя УГО элемента ТТЛ, в) используя принципиальную схему элемента, то есть, с точностью до радиоэлементов.

- Покажите на трех схемах наименования сигналов на входах (управляющих) и выходах триггера.

- Подсчитайте количество радиоэлементов в таком триггере.

Рис. Стандартный элемент ТТЛ

(для упрощения рисунка антизвонные диоды VD1-VD4 можно не показывать)

Дополнительное задание. Нарисуйте принципиальные схемы элементов памяти и подсчитайте количество радиоэлементов в них:

1) экономичного элемента памяти на биполярных транзисторах.

2) элемента динамической памяти.

Типы выходов

Зарисуйте и поясните работу схем, приведенных ниже.

Тип 1. Стандартный элемент ТТЛ (с логическим выходом)

Рис. (повтор) Стандартный элемент ТТЛ (с логическим выходом)

Схемы логических выходов цифровых элементов и тока, потребляемый ими в процессе переключения

Рис. Схемы логических выходов цифровых элементов (а – выход элемента ТТЛ, б – выход элемента КМОП) и график изменения тока, потребляемого ими в процессе переключения (в) **!!заменить на рис 2010г.

Примечание. На схеме б: Т1 – МОП-транзистор p-типа, Т2 – МОП-транзистор n-типа

Тип 2. Элементы ТТЛ и КМОП с тремя состояниями выхода

Схема ТТЛ-инвертора с тремя состояниями выходного сигнала

(короткое название – трехстабильный элемент ТТЛ, не путать с элементом памяти)

Рис. Схема ТТЛ-инвертора с тремя состояниями выходного сигнала

(не забудьте показать подключение к земле и питанию) **!!визио

Таблица истинности ТТЛ-инвертора с тремя состояниями выходного сигнала

Входной сигнал

Разрешение

Выходной сигнал

0

0

1

1

0

0

0

1

Высокий импеданс

(“обрыв”)

1

1

Сигнал управления элементом типа ТС (сигнал Разрешение на рис.) обычно обозначается как ОЕ (Output Enable). При наличии разрешения (в данной схеме ОЕ = 0) элемент работает как обычно, выполняя свою логическую операцию, а при его отсутствии (ОЕ = 1) переходит в состояние “отключено”. Вместо OE могут использоваться также обозначения этого входа V или VZ.

Варианты УГО инвертора с тремя состояниями выхода

Варианты УГО повторителя с тремя состояниями выхода

Задание для портфолио № 3 – элемент ТТЛ с ТС

(схема, УГО и таблица истинности)

Пример в серии К155:

микросхема К155 ЛП8, содержащая 4 буферных элемента с ТС, т.е., с возможностью выхода на общую шину. ; Большинство источников указывают, что это повторитель.

К155ЛП8

Рис. Микросхема К155 ЛП8

**!!z вверху

КМОП-инвертор с тремя состояниями выхода

Рис. КМОП-инвертор с тремя состояниями выхода

Буферные элементы типа ТС для управляемой передачи сигналов

по различным линиям

В цифровых устройствах (ЦУ) широко используются буферные элементы типа ТС для управляемой передачи сигналов по тем или иным линиям. Буферы могут быть неинвертируюшими или инвертирующими, а сигналы ОЕ – H-активными или L-активными, что ведет к наличию четырех типов буферных каскадов, пока­занных на рис. В двух вариантах обозначений. Выходы типа ТС отмечаются в обозначениях элементов значком треуголь­ника, как на рис., или буквой Z (при выполнении документации с по­мощью устройств вывода ЭВМ).

Рис. Типы буферных каскадов с третьим состоянием