
- •Информация о термине
- •Свойства информации
- •Признаки перехода к информационному обществу
- •Системы счисления
- •Позиционные системы счисления
- •Модифицированные коды
- •Код со смещением
- •Разрядная сетка
- •Формы представления чисел
- •Форма с фиксированной точкой
- •Форма с плавающей точкой Арифметические операции
- •Стандарт ieee 754
- •Представление мантиссы
- •Представление порядка
- •Ограничения точности для целых чисел
- •Формат числа половинной точности
- •Формат числа одинарной точности
- •Формат двойной точности
- •Алгоритм получения числа с плавающей точкой
- •Алгоритм восстановления десятичного числа
- •Характеристики некоторых форматов стандарта
- •Категории отображаемых значений
- •Логические основы вычислительной техники
- •Способы задания логических функций
- •Словесный способ
- •Метод эквивалентных логических преобразований
- •Диаграмма Вейча (карта Карно)
- •Типы интервалов
- •Диаграмма Вейча для функции от 5 переменных мднф:
- •Минимизация частично определенных логических функций
- •Идея работы
- •Триггеры
- •Классификация
- •Классификация о способах организации межразрядных связей
- •Четырехразрядный суммирующий двоичный счетчик на t-триггерах с последовательным переносом
- •Временная диаграмма
- •Синтез счетчиков
- •Четырехразрядный параллельный регистр на d-триггерах
- •Сдвиговый регистр
- •Полусумматор
- •Функциональная схема Условное графическое обозначение Полный одноразрядный двоичный сумматор
Диаграмма Вейча для функции от 5 переменных мднф:
|
|
|
|
||||||||||
|
|
|
|
|
|||||||||
|
|
|
|
|
|
|
|
|
|
||||
|
|
|
|
|
|
|
|
|
|||||
|
|
|
|
|
|
|
|
|
|||||
|
|
|
|
|
|
|
|
|
|||||
|
|
|
|
|
|
|
МКНФ:
|
|
|
|
||||||||||
|
|
|
|
|
|||||||||
|
|
|
|
|
|
|
|
|
|
||||
|
|
|
|
|
|
|
|
|
|||||
|
|
|
|
|
|
|
|
|
|||||
|
|
|
|
|
|
|
|
|
|||||
|
|
|
|
|
|
|
Минимизация частично определенных логических функций
В некоторых задачах нам известно, что определенные входные комбинации никогда не возникнут. В таком случае неопределенные значения интерпретируются так, как удобно.
Пусть дана частично определенная логическая функция:
|
По данной диаграмме составим формулу: |
|||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||||
По данной диаграмме составим формулу: |
Приведение минимизированной функции к заданному логическому базису
На примере
.
(МДНФ к базису ИЛИ-НЕ)
(МДНФ к базису И-НЕ)
(МКНФ к базису ИЛИ-НЕ)
(МКНФ к базису И-НЕ)
Лекция №6
Дешифраторы
Дешифратор
– комбинационная схема, обладающая
-адресными
входами, одним разрешающим входом и
выходами. На адресные входы подается
двоичное число, которое в своем десятичном
представлении задает номер выхода, на
котором формируется значащий сигнал.
Предназначена для преобразования
-разрядного
двоичного кода в унитарный двоичный
код разрядности
.
В унитарном коде только один разряд из множества может принимать значение 1 (или 0). Это означает, что двоичное число (в своем десятичном представлении) задает номер того выхода, на котором появится 1 (или 0, если выходы инверсные).
Таблица истинности
|
|
|
|
|
|
|
1 |
0 |
0 |
1 |
0 |
0 |
0 |
1 |
0 |
1 |
0 |
1 |
0 |
0 |
1 |
1 |
0 |
0 |
0 |
1 |
0 |
1 |
1 |
1 |
0 |
0 |
0 |
1 |
0 |
x |
x |
0 |
0 |
0 |
0 |
Функциональная схема
Условное графическое обозначение
Стандарт |
Logisim |
|
|
В зависимости от реализации входы и выходы могут быть как прямые, так и инверсные.
Традиционное применение
-
В составе схем управления другими устройствами для последовательной подачи разрешающих сигналов;
-
В составе схем преобразователей кодов;
-
Для реализации логических функций.
Реализация логической функции 4 переменных
В данном
примере используется функция
.
DC 4-16 |
DC 3-8 |
DC 2-4 |
|
|
|
Мультиплексоры
Мультиплексор
– комбинационная схема, у которой
имеется
информационных входов,
адресных входов, может присутствовать
разрешающий вход и имеется 1 выход.
Представляет собой управляемый
переключатель, т.е. осуществляет
подключение одного из информационных
входов к единственному выходу под
управлением адресных и разрешающего
кодов. Сигнал на разрешающем коде
управляет мультиплексором в целом: либо
разрешает прохождение сигналов на
выход, либо нет (в этом случае на выходе
обычно 0).