
- •Мал. 2.28 rs тригер на елементах не – чи
- •Мал. 2.29 Синхронний rs тригер на елементах не – і
- •М ал. 3.44 Пірамідальний дешифратор на три входи «3 8»
- •М ал. 3.45 Прямокутний дешифратор «4 16»
- •Мал. 3.46 Шифратор, схема та принцип роботи
- •Мал. 3.47 Мультиплексор
- •Мал. 3.62 Перетворення прямого коду в обернений
- •Мал. 4.72 Генератор пилоподібної напруги
М ал. 3.45 Прямокутний дешифратор «4 16»
CD1
ЛИ1 ЧИ інверсний код
.
Прямий
код
= 1410
CD2
ЛИ2
ЧИ інверсний код
Прямий
код
= 610
Мал. 3.46 Шифратор, схема та принцип роботи
D
MUX
D
D
D = F0 Х0 \/ F1 Х1 \/ F2 Х2 \/ F3 Х3
-
А1
А0
F0
F1
F2
F3
D
0
0
1
0
0
0
F0 Х0
0
1
0
1
0
0
F1 Х1
1
0
0
0
1
0
F2 Х2
1
1
0
0
0
1
F3 Х3
Мал. 3.47 Мультиплексор
D′3 D′2 D′1 D′0
D
ВИХОДИ ВИХОДИ ВНУТРІШНІХ ДЕШИФРАТОРІВ
D′0
= F0
Х0
\/ F1
Х1
\/ F2
Х2
\/ F3
Х3
де
D′2
= F0
Х8
\/ F1
Х9
\/ F2
Х10
\/ F3
Х11
D′3
= F0
Х12
\/ F1
Х13
\/ F2
Х14
\/ F3
Х15
ОСНОВНИЙ ВИХІД ВИХОДИ ВНУТРІШНЬОГО ДЕШИФРАТОРА
де
D = F′0 D′0 \/ F′1 D′1 \/ F′2 D′2 \/ F′3 D′3
Мал. 3.48 Каскадування мультиплексорів
Dn D3 D2 D1
Мал. 3.49 Мультиплексор шин
D
Мал. 3.50 Демультиплексор, умовне позначення
-
А 1
А0
F0
F1
F2
F3
X0
X1
X2
X3
0
0
1
0
0
0
F0D
0
1
0
1
0
0
F1D
1
0
0
0
1
0
F2D
1
1
0
0
0
1
F3D
D
Мал. 3.51 З’єднання MUX та DMX Мал. 3.52 Демультиплексор
А2
DMX
DMX
DMX
DMX
А3
DMX
А0
А1
D′3
D′2
D′1
D′0
Х15
Х14
Х13
Х12
Х7
Х6
Х5
Х4
Х11
Х10
Х9
Х8
Х3
Х2
Х1
Х0
Мал. 3.53 Каскадування демультиплексорів
D2
D1
Dn
A0
A1
DMX
DMX
DMX
S1
Z1
Y1
Х1
S2
Z2
Y2
Х2
Sn
Zn
Yn
Хn
Мал. 3.54 Демультиплексор шин
F1 : = (A = 000) F2 : = (A = 111) F3 : = (A ≤ 011)
A2 |
A1 |
A0 |
F1 |
F2 |
F3 |
0 |
0 |
0 |
1 |
0 |
1 |
0 |
0 |
1 |
0 |
0 |
1 |
0 |
1 |
0 |
0 |
0 |
1 |
0 |
1 |
1 |
0 |
0 |
1 |
1 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
1 |
0 |
0 |
0 |
1 |
1 |
0 |
0 |
0 |
0 |
1 |
1 |
1 |
0 |
1 |
0 |
Мал. 3.55 Порівняння слова з константою
Ai |
Bi |
|
|
0 |
0 |
1 |
1 |
0 |
1 |
0 |
0 |
1 |
0 |
0 |
0 |
1 |
1 |
1 |
1 |
Мал. 3.56 Порівняння двійкових слів А і В
Мал. 3.57 Порівняння двох чотири розрядних слів А і В
FКП |
8 |
7 |
6 |
5 |
4 |
3 |
2 |
1 |
|
FКН |
8 |
7 |
6 |
5 |
4 |
3 |
2 |
1 |
0 |
1 |
0 |
1 |
0 |
1 |
1 |
1 |
1 |
1 |
1 |
0 |
1 |
0 |
1 |
1 |
1 |
1 |
|
1 |
1 |
1 |
1 |
0 |
1 |
1 |
0 |
0 |
0 |
1 |
1 |
1 |
0 |
1 |
1 |
0 |
0 |
Контроль за парністю Контроль за непарністю
Мал. 3.58 Контроль парності та непарності байта
Мал. 3.59 Схема контролю за парністю
-
Входи А8 – А1
V
На входах
Парне число одиниць
0
0
1
Непарне число одиниць
0
1
0
На входах
Парне число одиниць
1
1
0
Непарне число одиниць
1
0
1
Мал. 3.60 Логіка роботи схеми контролю за парністю
Мал. 3.61 Контроль пересилок байта інформації
-
Х ЗН = 0
Y ЗН = 0
Х ЗН = 1
Y ЗН = 1
Х 4
1
Y 4
1
Х 4
1
Y 4
0
Х 3
1
Y 3
1
Х 3
1
Y 3
0
Х 2
0
Y 2
0
Х 2
0
Y 2
1
Х 1
1
Y 1
1
Х 1
1
Y 1
0