
- •Зао “зЭиМ-Инжиниринг”
- •Пен (58)Переключатель по номеру
- •Пор (59)Пороговый элемент
- •Нор (60)Нуль-орган
- •Имп (61)Импульсатор
- •Заи (62)Запрет изменения
- •Заз (63)Запрет знака
- •Слз (64)Слежение-запоминание
- •Зпм (65)Запоминание
- •Бос (66)Блокировка обратного счета
- •Вот (67)Выделение отключения
- •Логические операции
- •Дло (70)Двухвходовая логическая операция
- •Мло (71)Многовходовая логическая операция
- •Год (72)Групповая обработка дискретных сигналов
- •Маж (75)Мажорирование
- •Три (76)rs-Триггер
- •Ргс (77)Регистр
- •Выф (79)Выделение фронта
- •Дискретное управление
- •Этп (80)Этап
- •Тмр (81)Таймер
- •Счт (82)Счетчик
- •Одв (83)Одновибратор
- •Мув (84)Мультивибратор
- •Пчи (85)Переключение чисел
- •Счи (86)Сравнение чисел
- •Вчи (87)Выделение чисел
- •Удп (88)Управление двухпозиционной нагрузкой
- •Утп (89)Управление трехпозиционной нагрузкой
- •Лок (90)Логический контроль
- •Алгоритмы группового управления
- •Гра (95)Групповое управление аналоговыми сигналами
- •Грд (96)Групповое управление дискретными сигналами
- •Гру (97)Групповое ручное управление
- •Грк (98)Групповой контроль
- •Алгоритмы преобразования типов данных
- •Цсв (100)Преобразование целого числа в вещественное
- •Вцс (101)Преобразование вещественного числа в целое
- •Дпв (102)Преобразование дискретного значения в вещественное
- •Дпц (103)Преобразование дискретного значения в целое
- •Шцс (109)Шифратор целых чисел
- •Дшц (110)Дешифратор целых чисел
- •Шдп (111)Шифратор дискретных переменных
- •Ддп (112)Дешифратор дискретных переменных
- •Увч (113)Упаковка вещественных чисел
- •Рвч (114)Распаковка вещественных чисел
- •Мкс (115)Многоканальный коммутатор сигналов
- •Мдс (116)Многоканальный дешифратор сигналов
- •Алгоритмы регистрации и архивации данных
- •Тмк (120)Таймер - календарь
- •Рег (121)Регистратор
- •Арх (122)Архиватор
- •Рес (123)Регистратор событий
- •Арс (124)Архиватор событий
- •Дополнительные алгоритмы
- •Втс (132)Ввод тестового сигнала
- •Пдс (200)Повторитель дискретных сигналов
- •Пцч (201)Повторитель целых чисел
- •Пвч (202)Повторитель вещественных чисел
Зпм (65)Запоминание
Назначение.
Алгоритм используется для запоминания нескольких (до 20) аналоговых сигналов. Запоминание осуществляется по переднему фронту общей для всех сигналов команды записи.
Описание алгоритма.
Алгоритм содержит m ячеек памяти, где 0<m<20 и задается модификатором МР. На входы Хi алгоритма подаются аналоговые сигналы, которые нужно запомнить. На вход Сзап подается
команда запоминания.
Запись осуществляется по переднему фронту сигнала Сзап, т.е. в момент Сзап из состояния логического 0 в состояние логической 1. В этот момент текущее значение входных сигналов Хi запоминаются. Запомненные значения остаются неизмененными вплоть до прихода нового фронта сигнала Сзап.
Состояние ячеек памяти передается на выходы Yi алгоритма, т.е. сигналы Yi соответствуют запомненным значениям сигналов Хi.
В момент запоминания на дискретном выходе Dзап формируется одиночный импульс Dзап=1 длительностью в один цикл работы контроллера. Остальное время Dзап=0.
Алгоритм не имеет каскадных входов и выходов и блокирует процедуру обратного счета.
Модификатор МР=00-20, масштаб времени МВ отсутствует.
Входы-выходы алгоритма ЗПМ и его функциональная схема приведены ниже.
Входы-выходы алгоритма ЗПМ
Номер |
Обозначение |
Вх-Вых |
Назначение |
01 |
Сзап |
Входы |
Команда запоминания (передний фронт) |
02 |
Х1 |
“ |
1-й сигнал |
03 |
Х2 |
“ |
2-й сигнал |
... |
... |
... |
... |
m+1 |
Xm |
“ |
m-й сигнал |
01 |
Dзап |
Выходы |
Признак запоминания |
02 |
Y1 |
“ |
1-й сигнал |
03 |
Y2 |
“ |
2-й сигнал |
... |
... |
... |
... |
m+1 |
Ym |
“ |
m-й сигнал |
Бос (66)Блокировка обратного счета
Назначение.
Алгоритм применяется при необходимости блокировать процедуру обратного счета, связанную с командами отключения.
Описание алгоритма.
Если на выход Y алгоритма не поступает команда отключения, алгоритм без изменения передает входной сигнал Х на выход Y, т.е. Y=X.
Работа алгоритма при отключении зависит от состояния сигнала на дискретном входе блокировки отключения Сотк.
Если Сотк=0, то команда отключения транслируется через вход Х предвключенному алгоритму, при этом Х=Yo, где Yо значение начальных условий, поступающее на выход Y.
При Сотк=1 команда отключения, поступившая на выход Y, блокируется алгоритмом и на вход Х не проходит.
Модификатор МР и масштаб времени МВ отсутствует.
Входы-выходы алгоритма БОС и его функциональная схема приведены ниже.
Входы-выходы алгоритма БОС
Номер |
Обозначение |
Вх-Вых |
Назначение |
01 |
Х |
Входы |
Основной вход (каскадный) |
02 |
Сотк |
“ |
Команда блокировки отключения |
01 |
Y |
Выходы |
Выход (каскадный) |
Вот (67)Выделение отключения
Назначение.
Алгоритм применяется для того, чтобы выделить признак, свидетельствующий об отключении цепочки алгоритмов командой обратного счета.
Описание алгоритма.
Если на каскадный выход Y алгоритма не приходит команда отключения, то входной сигнал Х передается на выход Y без изменения, т.е. Y =Х. При этом Dотк =0.
Если на выход Y поступает команда отключения, она вместе со значением начальных условий Yо через каскадный вход Х транслируется предвключенному алгоритму, т.е. Х =Yо. При этом Dотк =1.
Модификатор МР и масштаб времени МВ отсутствует.
Входы-выходы алгоритма ВОТ и его функциональная схема приведены ниже.
Входы-выходы алгоритма ВОТ
Номер |
Обозначение |
Вх-Вых |
Назначение |
01 |
Х |
Входы |
Основной вход (каскадный) |
01 |
Y |
Выходы |
Выход (каскадный) |
02 |
Dотк |
“ |
Признак отключения |