
- •Зао “зЭиМ-Инжиниринг”
- •Пен (58)Переключатель по номеру
- •Пор (59)Пороговый элемент
- •Нор (60)Нуль-орган
- •Имп (61)Импульсатор
- •Заи (62)Запрет изменения
- •Заз (63)Запрет знака
- •Слз (64)Слежение-запоминание
- •Зпм (65)Запоминание
- •Бос (66)Блокировка обратного счета
- •Вот (67)Выделение отключения
- •Логические операции
- •Дло (70)Двухвходовая логическая операция
- •Мло (71)Многовходовая логическая операция
- •Год (72)Групповая обработка дискретных сигналов
- •Маж (75)Мажорирование
- •Три (76)rs-Триггер
- •Ргс (77)Регистр
- •Выф (79)Выделение фронта
- •Дискретное управление
- •Этп (80)Этап
- •Тмр (81)Таймер
- •Счт (82)Счетчик
- •Одв (83)Одновибратор
- •Мув (84)Мультивибратор
- •Пчи (85)Переключение чисел
- •Счи (86)Сравнение чисел
- •Вчи (87)Выделение чисел
- •Удп (88)Управление двухпозиционной нагрузкой
- •Утп (89)Управление трехпозиционной нагрузкой
- •Лок (90)Логический контроль
- •Алгоритмы группового управления
- •Гра (95)Групповое управление аналоговыми сигналами
- •Грд (96)Групповое управление дискретными сигналами
- •Гру (97)Групповое ручное управление
- •Грк (98)Групповой контроль
- •Алгоритмы преобразования типов данных
- •Цсв (100)Преобразование целого числа в вещественное
- •Вцс (101)Преобразование вещественного числа в целое
- •Дпв (102)Преобразование дискретного значения в вещественное
- •Дпц (103)Преобразование дискретного значения в целое
- •Шцс (109)Шифратор целых чисел
- •Дшц (110)Дешифратор целых чисел
- •Шдп (111)Шифратор дискретных переменных
- •Ддп (112)Дешифратор дискретных переменных
- •Увч (113)Упаковка вещественных чисел
- •Рвч (114)Распаковка вещественных чисел
- •Мкс (115)Многоканальный коммутатор сигналов
- •Мдс (116)Многоканальный дешифратор сигналов
- •Алгоритмы регистрации и архивации данных
- •Тмк (120)Таймер - календарь
- •Рег (121)Регистратор
- •Арх (122)Архиватор
- •Рес (123)Регистратор событий
- •Арс (124)Архиватор событий
- •Дополнительные алгоритмы
- •Втс (132)Ввод тестового сигнала
- •Пдс (200)Повторитель дискретных сигналов
- •Пцч (201)Повторитель целых чисел
- •Пвч (202)Повторитель вещественных чисел
Рес (123)Регистратор событий
Назначение.
Алгоритм используется для регистрации данных в оперативной памяти процессора в момент возникновения какого либо события.
Организация и общие принципы функционирования алгоритма РЕС аналогичны алгоритму РЕГ, за исключением управления моментами записи входных сигналов в память алгоритма и структуры этих записей.
Особенности алгоритма РЕС
На вход 5 алгоритма вместо значения Тр (период регистрации) подается значение дискретного сигнала Сзап.
Запись в память алгоритма входных сигналов осуществляется (при прочих аналогичных условиях) не с периодом Тр, а в моменты, когда значение Сзап=1.
При чтении памяти алгоритма по команде абонента верхнего уровня информация выдается в следующей последовательности:
номер алгоблока;
номер передаваемого блока данных (данные передаются блоками по 116 байт);
дата и время начала и конца регистрации;
число записей;
число входов алгоритма;
состояние алгоритма;
последовательность записей, каждая из которых содержит дату и время регистрации и зарегистрированные в этот момент данные в порядке номеров входов алгоритма.
Входы-выходы алгоритма РЕС приведены ниже.
Входы-выходы алгоритма РЕС
Номер |
Обозначение |
Вх-Вых |
Назначение |
1 |
Сп |
Вход |
Пуск |
2 |
Сст |
“ |
Стоп |
3 |
Nн |
“ |
Номер начального блока памяти |
4 |
Nк |
“ |
Номер конечного блока памяти |
5 |
Сзап |
“ |
Сигнал строба записи |
6 |
Х1 |
“ |
Сигнал 1 |
7 |
Х2 |
“ |
Сигнал 2 |
... |
... |
“ |
..... |
m+5 |
Xm |
“ |
Сигнал m |
1 |
Dзап |
Выход |
Запись данных |
2 |
Nзап |
“ |
Число записей |
3 |
Dкон |
“ |
Признак заполнения памяти алгоритма |
4 |
Dп |
“ |
Признак режима |
Арс (124)Архиватор событий
Назначение
Алгоритм используется для архивации данных на твердотельном флэш-диске процессора в момент возникновения какого либо события.
Организация и общие принципы функционирования алгоритма АРС аналогичны алгоритму АРХ, за исключением управления моментами записи входных сигналов на флэш-диск и структуры этих записей.
Особенности алгоритма АРС
На вход 6 алгоритма вместо значения Тр (период регистрации) подается значение дискретного сигнала Сзап.
Запись на флэш-диск входных сигналов осуществляется (при прочих аналогичных условиях) не с периодом Тр, а в моменты, когда значение Сзап=1.
При чтении флэш-диска по команде абонента верхнего уровня информация выдается в следующей последовательности:
номер алгоблока;
номер передаваемого блока данных (данные передаются блоками по 116 байт);
дата и время начала и конца регистрации;
число записей;
число входов алгоритма;
состояние алгоритма;
последовательность записей, каждая из которых содержит дату и время регистрации и зарегистрированные в этот момент данные в порядке номеров входов алгоритма.
Входы-выходы алгоритма АРС приведены ниже.
Входы-выходы алгоритма АРС
Номер |
Обозначение |
Вх-Вых |
Назначение |
1 |
Сп |
Вход |
Пуск |
2 |
Сст |
“ |
Стоп |
3 |
Сстр |
“ |
Стирание блоков флэш-диска алгоритма |
4 |
Nн |
“ |
Номер начального блока флэш-диска |
5 |
Nк |
“ |
Номер конечного блока флэш-диска |
6 |
Сзап |
“ |
Сигнал строба записи |
7 |
Х1 |
“ |
Сигнал 1 |
8 |
Х2 |
“ |
Сигнал 2 |
... |
... |
“ |
..... |
m+6 |
Xm |
“ |
Сигнал m |
1 |
Dзап |
Выход |
Запись данных |
2 |
Nзап |
“ |
Число записей |
3 |
Dкон |
“ |
Признак заполнения памяти алгоритма |
4 |
Dп |
“ |
Признак режима “пуск” |
5 |
Dстр |
“ |
Признак режима “стирание” |
6 |
Dош |
“ |
Признак неисправности флэш-диска |