
Вопрос 40
Механизм кэш-памяти с ассоциативным отображением данных предполагает:
Обе памяти (данных и тегов) содержат по одной строке
Обе памяти (данных и тегов) содержат по нечетному числу строк
Обе памяти (данных и тегов) содержат по четному числу строк
Обе памяти (данных и тегов) содержат по равному числу, кратных 2
Обе памяти (данных и тегов) содержат по неравному числу строк,
кратных 2
Вопрос 41
В микропроцессорах Pentium адреса разрядов в регистрах памяти отсчитываются:
Справа - налево
Слева - направо
В разных регистрах по разному
При хранении данных справа -налево
При хранении кодов команд слева -направо
Вопрос 42
В памяти вычислительных систем на основе микропроцессоров Pentium команды и данные могут размещаться:
В строго определенных областях памяти
Команды в строго определенных областях памяти, данные – в любых областях
Данные в строго определенных областях памяти, команды – в любых областях
Команды и данные могут размещаться в любом месте адресного пространства
Вопрос 43
Ядро операционной системы в вычислительных системах на базе микропроцессоров Pentium имеет:
Уровень привилегий, равный 3
Уровень привилегий, равный 2
Уровень привилегий, равный 1
Уровень привилегий, равный 0
Любой уровень привилегий
Вопрос 44
Микроконтроллеры представляют собой:
Набор аналого-цифровых и цифро-аналоговых преобразователей
Набор контроллеров ввода-вывода
Набор модулей памяти
Набор встроенных генераторов синхронизации
Законченную микропроцессорную систему обработки информации, реализованную в виде одной БИС
Вопрос 45
Интерфейс 12С является:
Параллельным 16-ти проводным
Параллельным 8-ми проводным
Параллельным 32-ух проводным
Последовательным 4-ех проводным
Последовательным 2-х проводным
Вопрос 46
Технология Hyper Threading предполагает:
Наличие физической двухпроцессорной системы
Наличие виртуальной двухпроцессорной системы
Наличие физической трехпроцессорной системы
Наличие виртуальной трехпроцессорной системы
Наличие ускоренного внутреннего интерфейса
Вопрос 47
В общем случае цикл выполнения команды в процессорах Pentium включает:
Фазу извлечения и фазу выполнения
Фазу извлечения, фазу косвенной адресации, фазу выполнения и фазу прерывания
Фазу извлечения, фазу косвенной адресации фазу прерывания
Фазу извлечения, фазу выполнения и фазу прерывания
Вопрос 48
Максимальный объем непосредственно адресуемой микропроцессором внешней памяти определяется:
Разрядностью шины данных
Разрядностью шины адреса
Разрядностью шин адреса и данных
Разрядностью счетчика команд
Разрядностью регистров общего назначения
Вопрос 49
К одному концевому концентратору порта USB можно подключить:
до 64 устройств
до 127 устройств
до 256 устройств
до 32 устройств
до 16 устройств
Вопрос 50
В микропроцессорах Р6 реализована:
Скалярная система прерываний с 8-ю приоритетами
Векторная система прерываний с 8-ю приоритетами
Векторная система прерываний с 16-ю прерываниями
Скалярная система прерываний с 16-ю приоритетами
Скалярная система прерываний с 32-мя приоритетами
Составил: доцент Катаранов Б.А.
Утвердил: зав. каф. «А и ПУ» профессор Харитонов В.И.