- •«1. Цифровая логика и цифровые системы. 1.2 Основные строительные блоки (логические элементы, триггеры, счетчики, регистры, полусумматоры). Межрегистровая передача»
- •«2. Представление данных на машинном уровне. 2.1 Биты, байты и слова»
- •«2. Представление данных на машинном уровне. 2.2 Позиционные системы счисления »
- •«2. Представление данных на машинном уровне. 2.3 Представление чисел; числа с фиксированной и плавающей точкой »
- •«2. Представление данных на машинном уровне. 2.4 Представление в прямом и дополнительном кодах»
- •«2. Представление данных на машинном уровне. 2.5 Представление нечисловых данных (коды символов, графические данные)»
- •«2. Представление данных на машинном уровне. 2.6 Представление записей и массивов»
- •«3. Машинная организация на ассемблерном уровне 3.1 Принципы организации машины фон Неймана »
- •«3. Машинная организация на ассемблерном уровне 3.2 Устройство управление, выборка команд, декодирование, исполнение; системы команд и типы команд (обработки данных, управления, ввода/вывода)»
- •«3. Машинная организация на ассемблерном уровне 3.3 Программирование на ассемблерном/машинном языке, формат машинных команд »
- •«3. Машинная организация на ассемблерном уровне 3.4 Виды адресации; вызов и возврат из подпрограммы; организация ввода/вывода и прерывания »
- •«4. Архитектура и организация систем памяти. 4.1 Системы памяти и их технологические основы; кодирование, сжатие и целостность данных »
- •«4. Архитектура и организация систем памяти. 4.2 Иерархия памяти; организация и работа главной памяти»
- •«4. Архитектура и организация систем памяти. 4.3 Время отклика (Latency), цикл памяти, ширина пропускания, расслоение памяти»
- •«4. Архитектура и организация систем памяти. 4.4 Кэш-память и ее применение (адресное отображение, размеры блоков, механизм замещения и хранения блоков)»
- •«5. Интерфейсы и связь. 5.1 Основы ввода/вывода (протокол установления соединения с квитированием (рукопожатием), буферизация, программируемый ввод/вывод, событийно-управляемый ввод/вывод)»
- •«5. Интерфейсы и связь. 5.2 Механизмы прерываний (векторы прерываний, приоритеты, распознавание прерываний)»
- •«5. Интерфейсы и связь. 5.3 Внешняя память, физическая организация, система управления; шины (протоколы обмена, арбитраж, прямой доступ к памяти dma)»
- •«5. Интерфейсы и связь. 5.4 Введение в компьютерные сети; поддержка мультимедиа; raid-архитектуры»
- •«6. Параллельные и нетрадиционные архитектуры. 6.1 Введение в архитектуры simd, mimd, vliw, epic »
- •«6. Параллельные и нетрадиционные архитектуры. 6.2 Систолические структуры: сетевые топологии »
- •«6. Параллельные и нетрадиционные архитектуры. 6.3 Системы с разделяемой памятью»
- •«6. Параллельные и нетрадиционные архитектуры. 6.4 Связывание кэшей; модели памяти и их совместимость»
«6. Параллельные и нетрадиционные архитектуры. 6.2 Систолические структуры: сетевые топологии »
Какой вид параллелизма использует систолическая структура
* параллелизм “конвейерного” типа
параллелизм “векторного” типа
параллелизм смешанного типа
Основным принципом систолической системы является
все данные регулярно и ритмически проходящие через массив используются однократно
* все данные регулярно и ритмически проходящие через массив используются многократно
все данные регулярно и ритмически проходящие через массив используются используются переодически
Выберете лишнее: к типовым конфигурациям систолических матриц относятся
линейная
* ортогональная
гексагональная
Выберите лишнее: по характеру локально – пространственных связей систолические структуры бывают
одномерные
двумерные
трехмерные
* четырехмерные
«6. Параллельные и нетрадиционные архитектуры. 6.3 Системы с разделяемой памятью»
Строгая модель состоятельности памяти заключается в том, что
* каждая операция возвращает последнее записанное значение
каждая операция возвращает все записанные значения
каждая операция возвращает два последних значения
Выберете лишнее: системы с распределенной разделяемой памятью поразделяются на
системы с архитектурой NUMA
системы с архитектурой COMA
* системы с архитектурой LUNA
системы с рефлексивной памятью
В моделях с общей памятью
* все процессоры имеют равные возможности по доступу к единому алресному пространству
все процессоры имеют разные возможности по доступу к единому алресному пространству
все процессоры имеют равные возможности по доступу к различным адресным пространсвам
«6. Параллельные и нетрадиционные архитектуры. 6.4 Связывание кэшей; модели памяти и их совместимость»
Куда перемещаются данные в архитектуре COMA
* локальную кэш-панять процессора владельца
локальную кэш-панять процессора клиента
в ячейки общей памяти процессора
В чем отличие модели CC-NUMA от COMA
* в системе CC-NUMA используется не кэш-память, а обычная физически распределенная память
в системе CC-NUMA используется кэш-память, а не обычная физически распределенная память
эти модели памяти не отличаются
В системе с распределенной памятью
* каждый процессор обладает собственной памятью и способен адресоваться только к ней
каждый процессор обладает собственной памятью и способен адресоваться к памяти каждого из процессоров
все процессоры обращаются к общей памяти
Основной недостаток систем с распределеной памятью заключается
* в сложности обмена информацией между процессорами
в сложности реализации самого процессора
дороговизна материалов
Ссистемы с однородным доступом к памяти это
* доступ любого процессора к памяти произидится единообразно и занимает одинаковое время
доступ любого процессора к памяти произидится единообразно и доступ каждого процессора к памяти занимает разное время
память состоит из нумерованных ячеек
