
- •1. Виды технического обслуживания и ремонта оборудования с пу. Структура ремонтного цикла.
- •2. Перечень типовых регламентированных работ по каждому виду то электрической и электрон части оборудования. Учет то.
- •3. Основные задачи службы технического обслуживания и ремонта , структура и состав участка.
- •4.Функциональные требования подразделений и служб к персоналу, занятому эксплуатацией и обслуживанием.
- •5. Общие понятия: определение надеж, безотказн, долговечн, ремонтопригодн, наработки, срока службы, работоспособного состояния, поврежд и отказов
- •6. Требования к надёжности эспу. Причины отказов.
- •7. Источники получения информации о надежности эспу: статические данные об отказе по результатам эксплуатации.
- •8. Определение теории вероятности, случайного события, случайной величины и вероятности.
- •9. Распределение вероятностей, математическое ожидание и дисперсия случайных величин. Теоремы сложения и умножения вероятности.
- •10.Показатели надежности: вероятность безотказной работы, средняя наработка до отказа, интенсивность отказов. Кривая интенсивности отказов электронных систем.
- •11. Схемы для расчета надежности систем и последовательным и параллельным соединением элементов по средневероятным данным: выражения для вероятности безотказной работы, средней наработки до отказа.
- •13. Эффективность работы оператора(наладчика) в зависимости от уровня нагрузки. Виды и причины ошибок оператора.
- •14. Обзор схемных и конструкторских мер повышения надежности устройств программного управления.
- •15. Резервирование как способ обеспечения надежности. Примеры схемотехнического решения по обеспечению надежности для конкретного эспу
- •17. Виды средств технического диагностирования. Показатели и характеристики.
- •18. Характеристика этапов и задач контроля и технического диагностирования эспу.
- •19.Определение тестов и тестовых программ. Разновидности и структура тестов. Этапы построениядиагностических тестов.
- •20. Принцип проверки устройства с использованием тестовых программ. Обзор методов и примеры построения диагностических тестов.
- •21. Разработка диагностических справочников для определения неисправностей устройств по результатам прогона тестовых программ. Примеры диагностических справочников.
- •22. Встроенные программные ср-ва диагностирования эспу:диагностическое ядро и диагностируемая часть устр-ва.Резидентный проверяющий тест и режимы его выполнения.
- •23. Понятие самоконтроля микропроцессорных устройств пу.
- •24. Аппаратные средства диагностирования устройств пу. Обнаружение и исправление ошибок при схемном контроле (методы дублирования и сравнения, использование специальных кодов, алгебраический метод)
- •25. Специальные (избыточные) коды: определение, классификация, корректирующая способность. Избыточный код Хэмминга с проверкой на четность.
- •26. Применение кода Хэмминга для обнаружения и исправления одиночных ошибок хранения и передачи инфы.
- •27. Состав малогабаритных приборов для оперативного поиска и локализации неисправностей: тестеры логического анализатора. Сигнатурный анализатор.
- •28. Назначение, принцип действия и применение логического зонда. Проверка работоспособности электронных схем с их применением.
- •29. Назначение и функциональная схема логического анализатора. Сигнатурный анализатор.
- •30. Назначение и принцип работы генератора слов. Основные параметры и типы генераторов слов.
- •31. Назначение и состав диагностического стенда (уфк). Порядок выполнения проверочных операций на стенде.
- •32. Область применение технические данные структурная электрическая схема эспу 2с42-65
- •33. Назначение и технические данные цп. Обращение к памяти в ву.
- •34. Регистр состояния процессора. Внутреннее прерывание программ.
- •35. Организация стека. Блок-схема центрального процессора.
- •36. Режимы работы цп. Схема алгоритма диагностирования цп.
- •37. Типы форматы команд. Методы прямой и косвенной адресации.
- •38. Методы адресации с использованием счетчика команд.
- •39. Устройство и принцип действия субблока озу. Методика наладки озу.
- •40. Состав и емкость субблоков ппзу.
- •41. Устройство и принцип действия субблоков ппзу. Методика наладки ппзу.
- •42. Назначение и состав блока входных и выходных дискретных сигналов.
- •43. Устройство и принцип действия субблока выходных дискретных сигналов.
- •44. Устройство и принцип действия субблока входных дискретных сигналов.
- •45. Состав субблоков, реализующих следящую часть привода подачи в эспу. Назначение и состав субблока запитки датчиков sb-455.
- •46. Субблок оцифровки датчиков: назначение, физический принцип оцифровки дробной части оборота фазы, состав и принцип действия субблока по структурной схеме.
- •47. Состав и принцип действия субблока оцифровки sb-457 по принципиальной схеме: схема формирования импульсов счета, формирование импульсов оборота
- •48. Принцип действия узлов субблока оцифровки по принципиальной схеме: записи, сброса счетчиков полных оборотов фазы и дробной части.
- •49.Принцип действия субблока оцифровки по принципиальной схеме: узла определения движения, схемы выходных буферных регистров, схемы синхронизации, схемы запрета записи, дешифратора адреса.
- •50. Привязка субблока оцифровки к масштабу линейного перемещения
- •51. Назначение и принцип действия по структурной схеме субблока цап блока управления приводом.
- •52. Устройство субблока цап: резисторная схема преобразователей код-напряжение, выходные буферные регистры
- •53. Назначение и состав панели оператора эспу.
- •54. Устройство матрицы клавиатуры эспу
- •55. Усторйство и принцип действия субблока интерфейса клавиатуры по принципиальной схеме
- •56. Устройство и принцип работы блока боси по принципиальной схеме
- •57. Принцип отображения символьной инфы.
- •58. Устройство и принцип действия по принципиальной схеме субблока интерфейса блока связи с боси
- •59. Усторойство и принцип работы блока боси по принципиальной электрической схеме.
- •60. Назначение, состав и принцип действия по принципиальной схеме блока умножения.
- •61. Назначение, состав и принцип действия по принципиальной схеме блока преобразователей кодов.
- •62. Назначение, состав и принцип действия по принципиальной схеме субблока таймера.
- •63. Назначение, состав и принцип действия по принципиальной схеме субблока связи с фсу.
- •64. Назначение, состав и принцип действия по принципиальной схеме субблока связи с перфоратором.
- •65. Назначение, состав и принцип действия по принципиальной схеме субблока генератора опорной частоты.
- •66. Назначение, состав и принцип действия по принципиальной схеме субблока запитки датчиков. Расчетная схема косинусного формирователя.
- •67. Состав блоков стабилизаторов силового блока эспу
- •68. Принцип действия по принципиальной схеме компенсационного стабилизатора.
- •69. Принцип действия по принципиальной схеме импульсного стабилизатора.
- •70. Устройство и принцип действия по принципиальной схеме субблока расширителя магистрали.
40. Состав и емкость субблоков ппзу.
Постоянное перепрограммируемое запоминающее устройство предназначено для хранения и выдачи в ЦП постоянной информации (микропрограмм, табличных данных и т.д.)
Объем хранимой информации 48 кбайт. Дня обеспечения этого объема в состав устройства входит три субблока SB-978.
Базовым элементом ППЗУ является микросхема К573РФ2 - матрица-накопитель емкостью 2 кбайта с электрическим программированием и стиранием информации ультрафиолетовым излучением.
Субблок работает в режимах чтения и записи информации. Связь субблока с ЦП осуществляется через канал обмена информацией
41. Устройство и принцип действия субблоков ппзу. Методика наладки ппзу.
Устройство и принцип действия субблоков ППЗУ. Постоянное перепрограммируемое запоминающее устройство предназначено для хранения и выдачи в ЦП постоянной информации (микропрограмм, табличных данных и т.д.). Объем хранимой информации 48 Кбайт. Для обеспечения этого объема в состав устройства входит три субблока SB-978
Базовым элементом ППЗУ является микросхема К573РФ2 -матрица-накопитель емкостью 2 кбайта с электрическим программированием и стиранием информации ультрафиолетовым излучением. Субблок работает в режимах чтения и записи информации. Связь субблока с ЦП осуществляется через канал обмена информацией. Интерфейс включает в себя микросхемы D1-D6, D15.В адресной части любого цикла в интерфейс ГШЗУ поступает 16-разрядное адресное слово. До прихода сигнала "К ВВОД Н" на уп¬равляющих входах микросхем D1-D4 стоит высокий уровень и микросхемы осуществляют прием из канала сигналов «К ДА00 Н»- «К ДА15Н».Старшие разряды адреса A19, A18, А15 – A13 поступают на селектор адреса (микросхемы D10, 20,7.4,15.3,9.2,9.3).На субблоке могут быть набраны два номера банка (страницы) - нечетный и четный или один банк. Наличие низкого уровня на выходе микросхемы D 9.3 означает обращение к данному субблоку. Сигнал обращения по ступает на вход триггера D 11.2, запоминается но переднему фронту сигнала "К СИА Н" при условии отсутствия сигнала «КРГНН» и разрешает прохождение сигналов "КВВОДН" и "КВЫВОДН".Для получения 16-разрядного слова микросхемы ППЗУ (D22, 23, 25, 26, 28- 31) объединены в четыре группы по две микросхемы. Выбор группы микросхем происходит на дешифраторе D17.Разряды адреса A13-A1 или A19,A12,A11 по сигналу "ВВОД Н" с выхода микросхемы D 8.1 формируют сигналы "Выбор кристалла". Разряды ад¬реса A11-A01 запоминаются по «СИА Н» в регистре адреса (триггеры D11,12-14) и поступают на адресные входы микросхем ППЗУ. По приходу сигнала "К ВВОД Н" означающего готовность ЦП принять запрашиваемую информацию, на управляющих входах микросхем DI-D 4 появляется низкий уровень. В результате последние начинают выполнять функции передатчиков, информация с выходов микросхем ППЗУ выдается в канал. Одновременно с выхода микросхемыD 15.2 выдается сигнал "К СИП Н", свидетельствующий о том, что запрашиваемые данные находятся в канале. Таким образом осуществляется считывание в цикле "ВВОД".Информацию в микросхемах типа К573РФ2 можно изменить не более ста раз. Запись информации в ППЗУ осуществляется в цикле "ВЫВОД". После приема адресного слова в случае обращения к данному субблоку по сигналу "К ВЫВОД Н" запускается схема задержки (одновибраторы D18,19), а триггер D16 устанавливается в инверсное состояние. По сигналу со схемы задержки (выход 12 микросхемы D 19.2) дешифратор D17 формирует сигнал "ЗАПИСЬ* на группу микросхем ППЗУ, определяемую адресами A13 – А11 или A19, А12, А11. Сигналами с выходов триггера D 16 в регистре адреса удерживается адрес записываемой ячейки памяти, в регистре данных (микросхемы D24, D 27) - записываемая информация, а также блокируется дешифрация адреса, поступающего из канала, да окончания записи информации, т.е. субблок на время записи не отвечает на свои адреса. Затем сигналом с выхода 5 микросхемы D 18.2 триггер D 16 устанавливается в состояние, соответствующее готовности субблока для дальнейшей работы. При записи информации на вывод 21 микросхем ППЗУ подается напряжение + 24V.
Наладка: Введите тест-программу
Для проверки любого банка ППЗУ без страничной организации заправьте в ФСУ перфоленту с соответствующим ПО и запустите программу, набрав на ПУ код 1000G.
Для проверки любого банка ППЗУ со страничной организацией задайте по адресу 177770 номер страницы проверяемого бани ППЗУ. Запишите в регистр R7 код 1000 и вставьте в ФСУ перфоленту с соответствующим ПО и нажмите на ПУ клавишу Р.
При совпадении информации в ППЗУ с информацией на перфоленте на экране Е0СИ должно высветиться:
001264
*
При несовпадении информации в ППЗУ с информацией на перфоленте на экране Б0СИ должно высветиться
Адрес Лента Память
АААААА ВВВВВВ СССССС,
Т.е. АААААА - адрес ячейки ППЗУ, содержащей неверную информацию,
ВВВВВВ - информация на перфоленте,
СССССС - информация в ячейке ППЗУ.