Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Курс лекций ТДУ.doc
Скачиваний:
5
Добавлен:
01.04.2025
Размер:
2.26 Mб
Скачать

Библиографический список

1. Букреев И.Н., Горячев В.И, Мансуров Б.М. Микроэлектронные схемы цифровых устройств. - 4-е изд., перераб. и доп. Москва: Техносфера, 2009. – 712 с.

2. Амосов В.В. Схемотехника и средства проектирования цифровых устройств: Учебное пособие для вузов. СПб.: БХВ-Петербург, 2007. – 560 с.

3. Сапожников В.В., Кравцов Ю.А., Сапожников Вл.В. Теория дискретных устройств железнодорожной автоматики, телемеханики и связи: учеб. для вузов ж.-д. трансп./ Под ред.В.В. Сапожникова, 2-е изд., перераб. и доп. – М.: УМК МПС России, 2001. – 312 с.

4. Опадчий Ю.Ф. и др. Аналоговая и цифровая электроника (Полный курс): Учебник для вузов / Ю.Ф. Опадчий, О.П. Глудкин, А.И. Гуров; Под ред. О.П. Глудкина. – М.: Горячая Линия – Телеком, 2000. – 768 с.

5. Белов Г.А. Электронные цепи и микросхемотехника: Учебное пособие для вузов. Чебоксары: Изд-во Чуваш. ун-та, 2004. – 780 с.

6. Шило В.Л. Популярные цифровые микросхемы: Справочник. – М.: Радио и связь, 1989. – 352 с.

7. Граф Р.Ф., Шиитс В. Энциклопедия электронных схем. Том 7. Часть I: Пер. с англ. – М.: ДМК, 2000. – 304 с.

Оглавление

КУРС ЛЕКЦИЙ 1

ВВЕДЕНИЕ 3

1. МАТЕМАТИЧЕСКОЕ ОПИСАНИЕ ДИСКРЕТНЫХ УСТРОЙСТВ 4

1.1. Системы счисления 4

1.2. Дискретные сигналы 5

1.3. Логические константы и переменные. Логические операции. Логические элементы 6

1.4. Классификация логических устройств 7

1.5. Способы записи функций алгебры логики 7

1.6. Структурная схема логического устройства 9

1.7. Принцип двойственности 9

1.8. Теоремы алгебры логики 12

2. МИНИМИЗАЦИЯ функций алгебры ЛОГИКИ 13

2.1. Цель минимизации ФАЛ 13

2.2. Способ представления ФАЛ с использованием карт Вейча – Карно 14

2.3. Минимизация полностью определённой ФАЛ 15

2.4. Минимизация недоопределённой ФАЛ 17

2.5. Минимизация системы ФАЛ 20

3. Техническая реализация логических устройств на реальной элементной базе 23

3.1. Техническая реализация ЛУ на электромагнитных реле 23

3.2. Техническая реализация ЛУ на базе диодной матрицы 25

3.3. Техническая реализация ЛУ на цифровых микросхемах 27

4. ТИПОВЫЕ ФУНКЦИОНАЛЬНЫЕ УЗЛЫ КОМБИНАЦИОННЫХ ЛОГИЧЕСКИХ УСТРОЙСТВ 32

4.1. Мультиплексор 32

4.2. Демультиплексор 33

4.3. Шифратор 35

4.4. Дешифратор 37

4.5. Цифровой компаратор 39

4.6. Функция «Исключающее ИЛИ» 40

4.7. Логические элементы, реализующие сложные функции 42

5. ТРИГГЕРЫ 43

5.1. Асинхронный RS-триггер 43

5.2. Синхронный RS-триггер 45

5.3. D-триггер 46

5.4. Т-триггер 47

5.5. Двухступенчатый Т-триггер 48

5.6. Двухступенчатый синхронный JK-триггер 49

5.7. Триггер с динамическим управлением 50

6. СЧЁТЧИКИ 52

6.1. Двоичный суммирующий счётчик 52

6.2. Двоичный вычитающий счётчик 54

6.3. Двоично-кодированный счётчик 55

6.4. Двоично-десятичный счётчик 57

6.5. Распределитель тактов 59

7. регистры 61

7.1. Параллельный регистр 61

7.2. Сдвигающий регистр 63

8. ГЕНЕРАТОРЫ И ФОРМИРОВАТЕЛИ ИМПУЛЬСОВ 65

8.1. Симметричный мультивибратор 65

8.2. Генератор с одной времязадающей RС-цепью 66

8.3. Кварцевый генератор 68

8.4. Ждущий мультивибратор (генератор одиночных импульсов) 69

8.5. Одновибратор на D-триггере 70

8.6. Одновибратор на специализированной микросхеме 71

8.7. Интегральные таймеры 72

8.8. Мультивибратор на интегральном таймере 73

8.9. Одновибратор на интегральном таймере 74

8.10. Преобразователь «напряжение – частота» 76

8.11. Формирователь импульсов на триггере Шмитта 77

9. Арифметико-логические устройства 80

9.1. Сумматоры 80

9.2. Вычитание двоичных чисел 82

10. Запоминающие устройства 84

10.1. Оперативные запоминающие устройства 85

10.2. Постоянные запоминающие устройства 87

11. АНАЛОГО-ЦИФРОВЫЕ И ЦИФРО-АНАЛОГОВЫЕ ПРЕОБРАЗОВАТЕЛИ 90

11.1. Аналого-цифровое преобразование 90

11.2. Цифро-аналоговое преобразование 91

КУРС ЛЕКЦИЙ 98

План 2011 г.

Учебное издание

ЛАБУНСКИЙ Леонид Сергеевич