- •Архитектура эвм основные понятия
- •Классификация эвм по этапам развития
- •Управления к вычислительным процессам
- •Принципы программного управления
- •5) Принципы программного управления:
- •Основные понятия архитектуры эвм
- •Микропроцессор – логика работы
- •Шина адреса, Шина Данных
- •Шина управления, шина питания
- •Память эвм. Запоминающие устройства(классификация по типу обращения)
- •Иерархическая организация памяти эвм
- •Иерархическая организация памяти эвм 2
- •Основные характеристики запоминающих устройств
- •Алгебра логики( область применения, история)
- •Алгебра логики(принцип построения сложных устройств
- •Перспективные пути развития архитектуры эвм
- •Регистр сдвига
- •Регистр хранения
- •Счетчики
- •Дешифраторы
- •45) Rs триггер получил название по названию своих входов.
- •Шифраторы
- •Память программ микроконтроллера
- •35) Cisc (англ. Complex Instruction Set Computing) — концепция проектирования процессоров, которая характеризуется следующим набором свойств:
Память программ микроконтроллера
39) Для хранения программ обычно служит один из видов постоянной памяти:
PROM (однократно-программируемое ПЗУ),
EPROM (электрически программируемое ПЗУ с ультрафиолетовым стиранием),
EEPROM (ПЗУ с электрической записью и стиранием, к этому виду относятся также современные микросхемы Flash-памяти)
ROM (масочно-программируемое ПЗУ).
Все эти виды памяти являются энергонезависимыми - это означает, что содержимое памяти сохраняется после выключения питания микроконтроллера. Такая память необходима, так как микроконтроллер не содержит каких-либо устройств массовой памяти (магнитных дисков), с которых загружается программа в компьютерах. Программа постоянно хранится в микроконтроллере.
В процессе выполнения программа считывается из этой памяти, а блок управления (дешифратор команд) обеспечивает ее декодирование и выполнение необходимых операций. Содержимое памяти программ не может меняться (перепрограммироваться) во время выполнения программы. Поэтому функциональное назначение микроконтроллера не может измениться, пока содержимое его памяти программ не будет стерто (если это возможно) и перепрограммировано (заполнено новыми командами).
Следует обратить внимание, что разрядность микроконтроллера (8, 16 или 32 бит) указывается в соответствии с разрядностью его шины данных. В Гарвардской архитектуре команды могут иметь большую разрядность, чем данные, чтобы дать возможность считывать за один такт целую команду.
В устройствах с Принстонской архитектурой разрядность данных обычно определяет разрядность (число линий) используемой шины. В микроконтроллерах Motorola 68HC05 24-разрядная команда размещается в трех 8-разрядных ячейках памяти программ. Для полной выборки такой команды необходимо произвести три цикла считывания этой памяти.
Когда говорится, что устройство является 8-разрядным, это означает разрядность данных, которые способен обрабатывать микроконтроллер
Гарвардская архитектура микроконтроллера
38)Гарвардская архитектура почти не использовалась до конца 70 , пока производители МК не поняли что она даёт определённые преимущества.
37)……..
Принцип построения (РИСК ,МИСК) – по сравнению
36)Процессоры с Risc-архитектурой реализующие сокращенную систему команд
Процессоры с MIsc архитектурой реализуют минимальную систему команд ( бытовая техника) . На первый взгляд МК с Risc процессором должны иметь более высокую производительность по сравнению с Cics Мк при одной и той же же тактовой частоте внутренней магистрали . Однако на практике вопрос о производительности более сложен и неоднозначен. Во первых оценка производительности МК по времени выполнения команд различных систем (Risc и Cics ) не совсем корректны. Обычно производительность Мп и Мк принято оценивать числом операций пересылки «регистр-регистр» Которые могут быть выполнены в течении одной сек . В МК с Cick процессором время выполнения операции «регистр-регистр» составляет то 1до 3 циклов что казалось бы уступает производительности МК с Rics процессором. Однако стремление к сокращению формата команд при сохранении ортогональности системы команд Risc процессора приводит к вынужденному ограничению числа доступных водной команде регистров.Во вторых оценки производительности МК по скорости пересылки « регистр-регистр» не учитывает особенностей конкретного реализуемого алгоритма управления.
Принцип построения процессора (СИСК , МИСК)
