
- •Курсовая работа
- •Введение
- •Особенности микропроцессорной системы.
- •Организация микропроцессорной системы. Блок центрального процессора.
- •Назначение выводов микропроцессора.
- •Буферный регистр. Модель к580ир82.
- •Генератор тактовых импульсов. Модель к1810гф84.
- •Модули памяти.
- •Микросхема к573рф2.
- •Перепрограммируемый таймер (пт).
- •Параллельно – программируемый адаптер.
- •Последовательно – периферийных адаптер кр580вв51.
- •Общая структурная схема проекта.
- •Распределение адресного пространства.
Назначение выводов микропроцессора.
Сигнал |
Назначение |
AD0-AD15 |
Направление от микропроөессора 16-тиразрядная шина, которая выполняет передачу адреса ячейки памяти при обращении к памяти передачу адреса ВУ. В случае 8-миразрядного адреса УВВ появляется на выводах AD0-AD7 и дублируется в линиях AD8-AD15 |
Сигнал управления шиной данных (ШД) |
|
WR |
Выходной сигнал «выдачи данных». Если WR = 0, то микропроцессор зафиксировал на шине данных 16-тиразрядный код, который должен быть воспринят памятью и УВВ. |
RDY |
Это входной сигнал «готовность» от УВВ или памяти. Если RDY = 1, то УВВ или памяти готово к обмену данными с микропроцессором. Если RDY = 0, то УВВ или памяти не готово к обмену. В этом случае микропроцессор входит в режим ожидания. |
INTR |
Запрос прерывания, по которому микропроцессор переходит на подпрограмму обработки прерываний. |
INTA |
Запрос прерывания стробирует чтение вектора прерывания |
HOLD |
Входной сигнал «запрос захвата шин» от УВВ. Если HOLD = 1, значит одно из устройств ввода/вывода требует обмена по прямому доступу к памяти. |
HLDA |
Выходной сигнал «подтверждение захвата шин». Если HLDA =1, то микропроцессор отключился от системных шин и отдал их в распоряжение УВВ и памяти. |
RESET |
Входной сигнал «сброс». Сигнал начальной установки микропроцессора. Если RESET = 1 в течении 3-4 периодов тактовой частоты, то микропроцессор прекращает свою работу, обнуляя счетчик команд и бездействует. Как только RESET = 0, микропроцессор начинает выполнять команды. |
BHE |
Разрешение старшего байта шины |
CLK |
Тактовые импульсы, обеспечивающие синхронизацию работы микропроцессора. |
Буферный регистр. Модель к580ир82.
Данная модель представляет собой регистр «защелку». Эта микросхема используется для построения буфера адреса:
Сигнал |
Назначение |
D10-D17 |
Информационные входы подключаются к выходам микропроцессоров AD0-AD7 для первой БИС, AD8-AD15 для второй БИС. |
D00-D07 |
Информационные выходы подключаются к соответствующим разделам внешней шины. |
ОЕ |
Входной сигнал разрешения передачи. Если ОЕ = 0, то информационные выходы переключаются в высокое импедантное состояние. |
STB |
Входной сигнал «строб записи». Если STB = 1, то в регистр записываются данные с информационных входов D0-D7. |
Генератор тактовых импульсов. Модель к1810гф84.
Микросхема К1810ГФ84 представляет собой тактовый генератор и задающее устройство для микропроцессора К1810.
Ее значение – это формирование тактовых сигналов для микропроцессоров и периферийных устройств, а также сигналов установки и готовности.
Сигнал |
Назначение |
CSYNK
|
Синхронизация |
PCLK
|
Периферийный тактовый сигнал |
AEN1 |
Адрес готовности шины 1 |
RDY1
|
Сигнал готовности шины 1 |
READY
|
Сигнал «готовность» |
RESET
|
Сброс |
F/C |
Выбор источника частоты |
EFI |
Внешняя частота |
TANK
|
Вывод подключения LC- контура |
Х1,Х2 |
Выводы подключения резонатора |
Ucc |
Напряжение питания +5В |