
- •4.Представление информации в эвм
- •Текстовая информация
- •Изображения и графика
- •Звук Метод fm
- •Метод табличного волнового синтеза
- •Представление видео
- •47.Синхронный rs-триггер
- •7.Системы счисления. Способы перевода чисел из десятичной системы в двоичную и обратно.
- •Преобразование восьмеричных чисел в двоичные и обратно
- •Преобразование шестнадцатеричных чисел в двоичные и обратно
- •38/39.Мультиплексоры и демультиплексоры
- •12.Выполнение арифметических действий в позиционных системах счисления
- •40/41.Дешифраторы и шифраторы
- •13/15. Представление чисел в естественной форме. Выполнение арифметических операций над числами в естественной форме
- •51. Регистры. Регистры сдвига
- •16. Представление чисел в нормальной форме
- •17. Выполнение арифметических операций над числами в нормальной форме
- •42/43. Полусумматоры и сумматоры. Компараторы
- •15. Коды с выявлением и исправлением ошибок
- •45. Триггеры с одним входом
- •18. Элементы математической логики
- •52. Счетчики по mod m
- •20. Основные законы алгебры логики и их доказательство
- •46. Асинхронный rs-триггер и его разновидности
- •24.Дизъюнктивные формы представления логических функций
- •23.Конъюнктивные формы представления логических функций.
- •49.Синхронный d-триггер
- •39. Алгебраическое представление двоичных чисел
- •35. Базис Шеффера и функции его представляющие.
- •52. Реверсивные счётчики.
- •31. Минимизация булевых функций методом Карно-Вейча.
- •29.Синтез комбинационных схем
- •32.Минимизация булевых функций методом Квайна и Мак-Класки
- •43/44.Компараторы и сумматоры
- •50. Асинхронный jk-триггер
- •51.Регистры Регистры сдвига
- •2) Формула Шеннона
- •3) Выделяют следующие типы сигналов, которым соответствуют определенные формы их математического описания.
- •5) Кодировка ascii
- •42)Классификация сумматоров.
40/41.Дешифраторы и шифраторы
Шифратор – комбинационное логическое устройство, предназначенное для перевода чисел из десятичной с/с в двоичную.
Входам шифратора последовательно присваиваются значения десятичных чисел, поэтому подача логического сигнала (1) на один из входов шифратора воспринимается как подача соответствующего десятичного числа. Этот сигнал преобразуется на выходе в двоичный код.
Число выходов шифратора равно N, число входов не должно превышать . Если число выходов шифратора равно N, а число входов , то шифратор называют полным.
|
|
|
|
|
|
1 |
0 |
0 |
0 |
0 |
0 |
0 |
1 |
0 |
0 |
0 |
1 |
0 |
0 |
1 |
0 |
1 |
0 |
0 |
0 |
0 |
1 |
1 |
1 |
Дешифратор – комбинационное логическое устройство, предназначенное для перевода чисел из двоичной с/с в десятичную.
Каждому входному двоичному числу ставится в соответствие сигнал, формируемый на определенном выходе. Если число входов равно N, a число выходов , то дешифратор называют полным.
Пример декодера с 2 входами и 4 выходами:
13/15. Представление чисел в естественной форме. Выполнение арифметических операций над числами в естественной форме
При естественной форме записи запятая ставится на строго определенном месте - между целой и дробной частью числа. При естественной форме число записывается в естественном натуральном виде, например 71405 и 100112 - целые числа; 0,004389 и 0,10011012 - правильные дроби, 87,97238 и 101,001012- неправильные дроби. Недостатками представления чисел в форме с естественной запятой являются следующие: место положения запятой должно быть предусмотрено в каждом разряде, для чего необходимо дополнительное оборудование; усложнение арифметических цепей и трудность оперирования с очень большими или очень малыми по абсолютной величине числами.
51. Регистры. Регистры сдвига
Регистр – внутренне запоминающее устройство процессора или внешнего устройства, предназначенное для временного хранения обрабатываемой информации. Это совокупность триггеров, количество которых равняется разрядности регистра и вспомогательных схем, обеспечивающих выполнение некоторых элементарных операций, таких как одновременная установка всех разрядов регистра в 0, параллельная или последовательная загрузка регистра, сдвиг содержимого регистра влево или вправо на требуемое число разрядов, управляемая выдача информации и т.д.
В
зависимости от выполняемых функций,
регистры подразделяются на
параллельные(хранения) и последовательные
(сдвига).
Последовательный регистр (регистр сдвига) обычно служит для преобразования последовательного кода в параллельный. Применение последовательного кода связано с необходимостью передачи большого кол-ва информации по ограниченному кол-ву соединительных линий. При параллельной передаче разрядов требуется большое количество соединительных проводников. Если двоичные разряды последовательно бит за битом передавать по одному проводнику, то можно значительно сократить размеры соединительных линий на плате (и размеры корпусов микросхем).