- •7.4. Передающее устройство телесигнализации
- •Генератора тактовых импульсов
- •Логического блока
- •7.5. Приемное устройство телесигнализации
- •Сигналы на выходах триггеров дв1, дв2, двз датчика времени
- •7.6. Передающее устройство телеуправления
- •При формировании командной серии
- •7.7. Приемное устройство телеуправления
Сигналы на выходах триггеров дв1, дв2, двз датчика времени
№ позиции ДВ |
Состояние выходов I—VI триггеров ДВ1—ДВЗ датчика времени в устройстве ТС ДП |
№ позиции ДВ |
Состояние выходов 1—VI триггеров ДВ1 — ДВЗ датчика времени в устройстве ТС ДП |
||||||||||
ДВ1 |
ДВ2 |
ДВЗ |
ДВ1 |
ДВ2 |
ДВЗ |
||||||||
I |
II |
III |
IV |
V |
VI |
I |
II |
III |
IV |
V |
VI |
||
1 |
1 |
0 |
1 |
0 |
1 |
0 |
5 |
1 |
0 |
1 |
0 |
0 |
1 |
2 |
0 |
1 |
1 |
0 |
1 |
0 |
6 |
0 |
1 |
1 |
0 |
0 |
1 |
3 |
1 |
0 |
0 |
1 |
1 |
0 |
7 |
1 |
0 |
0 |
1 |
0 |
1 |
4 |
0 |
1 |
0 |
1 |
1 |
0 |
8 |
0 |
1 |
0 |
1 |
0 |
1 |
И
з
табл. 7.2 видно, что в 3-й и 4-й позициях
датчика времени ДВ на выходах IV
и V
будут сигналы 1, т.е. потенциалы —Ек,
поступающие
на диодные схемы 15 и 16 блока БСС
(см. рис. 7.23). В седьмой позиции датчика
времени ДВ сигналы 1 будут на выходах
I,
IV,
VI
триггеров. Потенциалы — Ек
с
этих выходов поступают на схему 15(Г2),
обеспечивая
подготовку триггера ТЗД к сбросу в
состояние 0.
Частота работы мультивибратора датчика времени ДВ (рис. 7.24) выбирается несколько большей частоты работы ГТИ передающего устройства ТС. В течение длинного импульса (паузы), который состоит из пяти тактовых элементов серии ТС, датчик времени успеет отсчитать 6-8 разнополярных импульсов мультивибратора, переключившись в 3, 4-ю позицию. Максимальная длительность открытого состояния 3, 4-го выходов ДВ составляет два периода мультивибратора, а длительность открытия 7-го выхода соответствует периоду MB. Датчик времени при приеме фазирующего импульса, состоящего из 11 тактовых элементов, успевает завершить полный цикл переключений, отсчитав не менее семи периодов мультивибратора, а на восьмом импульсе переключается в нулевую позицию, начиная новый цикл переключений.
Исполнительный блок (ИБ) (рис. 7.25) включает в себя модуль ГС (гашения и считывания), усилители общего сброса (УОС), считывания (УСЧ), гашения тиратронов (УГТ), диодных логических схем 14 и 16 и формирующую схему Ф4(20).
На первой позиции распределителя с триггеров СчР на диодную схему 16 подаются низкие потенциалы. Со схемы сброса датчика времени ДВ (см. рис. 7.23) в начале импульса поступает нулевой потенциал, запрещая отпирание усилителя УОС до тех пор, пока идет процесс переключения триггеров СчР из 64-й позиции в первую. После снятия высокого потенциала со входа усилителя УОС, он отпирается и нулевой потенциал с выхода Г6 поступает к обмоткам сброса промежуточных запоминающих устройств, подготавливая ПрЗУ к приему новой информации. Нулевой потенциал также подается на формирующую схему Ф4 (20), конденсатор которой зарядился, когда с выхода Г6 усилителя УОС поступал потенциал ~ЕК. Импульс разряда конденсатора подается на сброс триггера запрета ТЗП блока контроля и защиты. Далее до конца информационной части та работа исполнительного блока ИБ на фазирующем импульсе описана графически с помощью временной диаграммы на рис. 7.26. В начале 63-го импульса, который является
Рис. 7.25.
Функциональная схема исполнительного
блока устройства ТС ДП
сверхдлинным, триггер ТЗД переключается в состояние 1 и подает отрицательный потенциал на диодную схему 14 исполнительного блока ИБ (см. рис. 7.25). На два других диода этой схемы поступают также отрицательные потенциалы от триггеров за-
Рис.
7.26. Временная диаграмма работы
исполнительного
блока
п
По окончании 7-й позиции датчика времени ДВ на диоды схемы 14 поступает нулевой потенциал, усилитель УГТ закрывается, разрешая открыться усилителю считывания УСЧ. Нулевой потенциал с его выхода Г5 подается на заряженные конденсаторы С1 и СЗ схем управления тиристорами VS1 и VS3. Разряд конденсаторов С1 и СЗ проходит на первичные обмотки трансформаторов Т1 и ТЗ. Во вторичных обмотках наводятся ЭДС и формируются импульсы, отпирающие тиристоры VS1 и VS3. Тиристор VS3 подключает катоды сигнальных элементов СЭ к шине —110 В, а тиристор VS1 замыкает цепь разряда конденсатора С5 на обмотки считывания ПрЗУ через дроссель L1, при этом загораются тиратроны сигнальных элементов и удерживаются в зажженном состоянии током через открытый тиристор VS3. Тиристор VSI после разряда конденсатора С5 снова закроется, а конденсатор С5 начнет заряжаться от источника питания 110 В.
Блок контроля и защиты (БКЗ) (рис. 7.27) состоит из триггера запрета (ТЗП), защиты от искажения импульсов и пауз, выполненной на диодной схеме 14 (П), защиты от рассинхронизации, выполненной на формирующей схеме Ф4, и схемы световой сигнализации «Сбой ТС», выполненной на инверторе 12(Г4) и подключенной к нему сигнальной лампе HL.
Защита от рассинхронизации работает на 63-й позиции распределителя. От триггера ТЗД с его выхода Г2 при переходе в состояние 1 на схему Ф4 подается потенциал -Ек. Конденсатор С1 заряжается по цепи: +ЕК—VD2—С1—R3—ТЗД(Г2). Линейный триггер ЛТ(Г4) на импульсе подает на диодную схему отрицательный потенциал (—И).
Если 63-й импульс серии оказывается не сверхдлинным (коротким или длинным), то на паузе от линейного триггера ЛТ(Г4) поступает нулевой потенциал на заряженный конденсатор С1, который разряжается через диод VD] на базу открытого транзистора триггера запрета ТЗП. Триггер запрета переходит в состояние 1, с его выхода Г7 нулевой потенциал поступает на блок исполнения, запрещая гашение тиратронов и считывание полученной информации. С выхода Г5 триггера задержки ТЗД потенциал —Ек подается на вход 2 инвертора 12(Г4), который открывается, и с выхода Г4 потенциал +ЕК поступает на сигнальную лампу HL, включение которой сигнализирует «Сбой ТС».
При отсутствии рассинхронизации с триггера ЛТ на 63-м импульсе серии будет
Рис. 7.27. Функциональная схема блока контроля и защиты
поступать отрицательный потенциал (—И) на вход схемы Ф4. При сбросе триггера ТЗД датчиком времени на его 7-й позиции в состояние 0 происходит разряд конденсатора С1 через триггер ТЗД по цепи: С1— R2—(+£к)~ТЗД—R3—С1. Импульс разряда конденсатора из-за наличия в разрядной цепи резисторов R2 и R3 оказывается слабым и переключения триггера запрета ТЗП не происходит.
Защита от искажения импульсов и пауз срабатывает в середине тактовой серии, если импульс (пауза) оказывается длиннее длинного, т. е. воспринимается как сверхдлинный. Датчик времени доходит до 7-й позиции и с его выхода на дяоды схемы 14(П) поступают отрицательные потенциалы, от триггера ТЗД с выхода П также поступает отрицательный потенциал (триггер ТЗД находится в состоянии 0). Когда от генератора ГТИ датчика времени будет подан отрицательный потенциал, то на вход 15 триггера ТЗП поступит отрицательный потенциал, разрешающий заряд конденсатора С. При переключении датчика времени ДВ в другую позицию на вход 15 триггера ТЗП поступит нулевой потенциал. Конденсатор С разряжается на базу открытого транзистора и триггер ТЗП переходит в состояние 1. С выхода Г5 триггера ТЗП на вход 2инвертора 12(Г4) подается потенциал ~ЕК, позволяющий открыться инвертору. В результате переключения инвертора загорается лампа «Сбой ТС».
Распределитель (Р) (рис. 7.28) приемного устройства ТС аналогичен распределителю передающего устройства. Он состоит из счетчика на шести триггерах трех модулей ТГ-1 м, матричных дешифраторов параллельного типа МА и МА' и последовательного типа МБ, которые подключены к обмоткам записи информации магнитотиратронных ячеек сигнальных элементов (СЭ) и включенных последовательно с ними диодов. Таким образом, вместо оптронных модулей ввода информации, применяемых в передающих устройствах ТС, в приемных — включены обмотки записи блоков сигнализации положения объектов (БСП) и блоков сигнализации режимов работы (БС). Схемы и принцип работы БСП и БС рассмотрены в п. 2.13. Разрешение на запись информации поступает на шины Р(МА) и Р' (МА'). Матрицы МА и МА' подключены к выходам первых трех триггеров счетчика распределителя, а матрица МБ — последних трех.
Работа устройства ТС ДП заключается в записи длинных импульсов и пауз при приеме кодовой серии, воспроизведении полученной информации на щите телесигнализации с помощью сигнальных элементов (СЭ), а также в контроле за синхронной работой распределителей устройств ТС КП и ТС ДП и отсутствием сверхдлинных импульсов и пауз в середине кодовой серии.
Схема работы устройства ТС ДП представлена на рис. 7.28, а описание ее работы показано графически с помощью временной диаграммы на рис. 7.29. Тактовая серия с приемника ЧМС поступает на линейный триггер ЛТ, который переключается на каждом импульсе и паузе. Через инверторы 12 Г5 и Г6 серия поступает в схему управления датчиком времени на линии задержки импульсов (ЛЗИ) и пауз (ЛЗП) 18(Г6) и 18(Г5). Датчик времени ДВ сбрасывается в положение 1 на каждом импульсе (паузе).На корот ких импульсах (паузах) он успевает переключиться своим генератором ГТИ один раз,
Рис. 7.28. Функциональная схема устройства ТС ДП системы «Лисна-Ч»
т.е. перейти во второе положение, после чего сбрасывается в 1. На 60-м длинном импульсе и 5-й длинной паузе (рис. 7.29) датчик времени ДВ от мультивибратора МБ успевает переключиться до 3-4-й и даже 5-й позиции. На 3-й и 4-й позициях через диодные схемы 15 и 16 и инверторы модуля И-НЕ-1к 19 разрешение на запись длинного импульса (паузы) поступает на шину Р матрицы MA (P матрицы МА'). От выхода матрицы МБ, на котором имеется нулевой потенциал, к выходу матрицы MA (MA') проходит импульс тока через обмотку записи блока БСП (БС). При этом на сердечнике трансформатора длинного импульса записывается сигнал 1, а на сердечнике трансформатора короткого импульса — сигнал 0, т.к. его обмотка включена встречно.
На 63-м импульсе возбуждается триггер ТЗД. С его выхода П нулевой потенциал поступает на вход /# инвертора 12 (ГЗ), который закрывается. С выхода ГЗ закрытого инвертора на счетный вход первого триггера СчР ТГ-1М подается потенциал — £к, обеспечивающий подготовку триггера к переключению. Если 63-й импульс сверхдлинный, то триггер ТЗД на 7-й позиции датчика времени ДВ подготовится к переключению, а на 8-й — произойдет сброс ТЗД. С его выхода П отрицательный потенциал поступит на вход /# инвертора 12(ГЗ), который откроется и переключит счетчик СчР в 64-ю позицию. Таким образом, на фазирующем 63-м импульсе счетчик СчР переключается дважды: первый раз в начале импульса, второй — после сброса триггера ТЗД датчиком времени. Этим восполняется недостающий в тактовой серии 64-й импульс.
При синхронной работе распределителей на 63-м импульсе серии датчик времени ДВ доходит до 7-й позиции, усилитель УГТ открывается, что приводит к открытию тири-
Рис. 7.29. Временная диаграмма работы элементов устройства ТС ДП
стора VS2, разряду через него конденсатора С4 модуля ГС (гашения и считывания) и закрытию тиристора VS3, через который сигнальные тиратроны подключены к шине (—110 В). Запирание тиристора VS3 приводит к гашению тиратронов. При переключении датчика времени ДВ в 8-ю позицию усилитель УГТ закрывается и открывается усилитель УСЧ, с выхода Г5 которого на схемы управления тиристорами VS1 и VS3 поступает нулевой потенциал. При открывании тиристоров происходит считывание информации с ячеек памяти блоков БСП (БС) и подключение сигнальных тиратронов через тиристор VS3 к шине (—110 В).
При считывании импульс через контакт ключа в блоке БСП (в положении несоответствия) поступает на управляющий электрод (сетку) тиратрона и зажигает его. Если несоответствие устраняется (переключение объекта или квитирование ключа БСП), тиратрон гасится модулем ГС (гашения и считывания) и больше не зажигается. Гашение тиратронов происходит на время равное примерно 20 мс, что практически не ощущается глазом.
При сбое (рассинхронизации, искажении импульсов или пауз в серии) срабатывает триггер ТЗП, запрещающий работу усилителей УГТ и УСЧ. На щите ТС сохраняется информация, существовавшая до сбоя, и одновременно при возбужденном триггере запрета ТЗП зажигается лампа «Сбой ТС». В начале нового цикла на первой позиции счетчика СчР усилитель УОС стирает ложную информацию, подготавливает ПрЗУ к приему новой информации, сбрасывает триггер ТЗП, что приводит к гашению лампы «Сбой ТС».
