- •Демультиплексоры, условные графические обозначения и применения.
- •Цап работающий по выходному току.
- •3. Полусумматор сумматор, его условное графическое обозначение и его применение.
- •4. Виды энергонезависимых запоминающих устройств.
- •6. Jk триггер
- •8. Одноразрядный сумматор.
- •9. Виды динамических запоминающих устройств
- •10. Шифраторы, условные графические обозначения и применения.
- •11. Ацп работающий на основе кодирования по разрядности.
- •12. Цифровой компаратор, его условное графическое обозначение и его применение.
- •13. Дешифраторы, условные графические обозначения и применения .
- •14. Ацп работающий последовательным подсчетом.
- •15. Виды микропроцессоров и их основные характеристики.
- •16. Виды запоминающих устройств и их особенности
- •17. Сравнительные характеристики сумматоров.
- •18. Двухтактовый rs-триггер, его условное графическое обозначение и применение.
- •19. Виды цап и апц, особенности их применения
- •20. Классификация триггеров, их применение в цифровых устройствах.
- •21. Виды счетчиков и область применения.
- •22. Регистр с последовательным приемом информации и параллельным распределением.
- •23. Реверсивный счетчик, условные графические обозначения и применения.
- •25. Триггеры
- •26. Мультиплексоры, условные графические обозначения и применения.
- •27. Асинхронный двоичный счетчик, его условное графическое обозначение и его применение.
- •28. Асинхронный rs триггер, его условное графическое обозначение и его применение.
- •29. Синхронный rs триггер, его условное графическое обозначение и его применение.
- •30. Архитектура микропроцессоров основные характеристики и особенности
- •31. Последовательный и параллельный интерфейс, их основные характеристики.
- •32. Энергозависимые запоминающие устройства. Флэш память, основные характеристики.
- •33. Сравнительные характеристики триггеров. Особенности применения триггеров.
- •34.Com и lpt порты, основные харакетристики, принципы работы.
- •35. Сравнительные характеристики сумматоров, Особенности применения триггеров.
- •36. Интегральные схемы, их применение в цифровых устройствах.
- •37. Принципы работы счетчиков, область применения.
12. Цифровой компаратор, его условное графическое обозначение и его применение.
Компаратор (аналоговых сигналов) (англ. comparator — сравнивающее устройство) — электронная схема, принимающая на свои входы два аналоговых сигнала и выдающая логическую «1», если сигнал на прямом входе («+») больше чем на инверсном входе («−»), и логический «0», если сигнал на прямом входе меньше, чем на инверсном входе. Простейший компаратор представляет собой дифференциальный усилитель. При подаче эталонного напряжения на инвертирующий вход, входной сигнал подаётся на неинвертирующий вход и компаратор является неинвертирующим (повторителем, буфером). При подаче эталонного напряжения на неинвертирующий вход, входной сигнал подаётся на инвертирующий вход и компаратор является инвертирующим (инвертором).
Цифровые компараторы применяются для выявления нужного числа (слова) в цифровых последовательностях, для отметки времени в часовых приборах, для выполнения условных переходов в вычислительных устройствах, а также в адресных селекторах . Компараторы используются в центральных процессорах и микроконтроллерах. Цифровые компараторы широко применяются для выявления нужного числа ( слова) в потоке цифровой информации, для отметки времени в часовых приборах, для выполнения условных переходов в вычислительных устройствах.
Схема одноразрядного компаратора приведена на рис. 9.23. Компаратор состоит из двух элементов НЕ, четырех элементов И и одного элемента ИЛИ-НЕ.
13. Дешифраторы, условные графические обозначения и применения .
Дешифратор
(декодер) — комбинационное
устройство,
преобразующее n-разрядный двоичный,
троичный или k-ичный код в
-ичный
одноединичный код, где
—
основаниесистемы
счисления.
Логический сигнал появляется на том
выходе, порядковый номер которого
соответствует двоичному, троичному
или k-ичному коду.
Дешифраторы являются
устройствами,
выполняющими двоичные, троичные или k-ичные логические
функции (операции).
Двоичный дешифратор работает
по следующему принципу: пусть дешифратор
имеет N входов, на них подано двоичное
слово
,
тогда на выходе будем иметь такой код,
разрядности меньшей или равной
,
что разряд, номер которого равен входному
слову, принимает значение единицы, все
остальные разряды равны нулю. Очевидно,
что максимально возможная разрядность
выходного слова равна
.
Такой дешифратор называется полным.
Если часть входных наборов не используется,
то число выходов меньше
,
и дешифратор является неполным.
Рис. 1.25. Простейший дешифратор
Главное назначение линейного дешифратора—функция выбора одного из нескольких электронных устройств. Например, выбор одной из нескольких микросхем памяти. Каждая такая микросхема должна иметь свой собственный вход CS. К каждому выходу дешифратора подключается одна такая микросхема. Вернее, подключается ее вход CS.
14. Ацп работающий последовательным подсчетом.
