
- •Применение сапр Mentor Graphics при проектировании ца-ац устройств
- •Технология проектирования имс в среде сапр Mentor Graphics
- •Назначение и описание spice-подобных пакетов
- •Классификация сапр. Понятие промышленной сапр
- •Обобщенная технология проектирования плис.
- •Описание и особенности сапр плис фирмы xilinx.
- •Описание и особенности сапр плис фирмы altera.
- •Описание и особенности сапр плис фирмы atmel.
- •Описание и особенности сапр плис фирмы actel.
- •Поток проектирования сбис в сапр synopsys
- •Базовые платформы проектирования сбис в сапр synopsys
- •Программные продукты фирмы Avant! Corp.
- •Платформа проектирования сбис в сапр cadence
- •Базовые натуральные и стоимостные показатели эффективности сапр
- •Методика расчета неэкономических показателей эффективности сапр
- •Методика расчета базовых экономических показателей эффективности сапр
- •Пакет DesignLab фирмы MicroSim
- •Маршрут проектирования пп в среде сапр p-cad.
- •Технология проектирования систем на кристалле
- •Базовые компоненты сапр cadstar и их назначение.
Описание и особенности сапр плис фирмы actel.
Libero IDE поддерживает все существующие на сегодняшний день ПЛИС ACTEL и выпускается в трех различных версиях: Libero Silver, Libero Gold и Libero Platinum.
Возможности Libero IDE:
Создание RTL-модели на языках Verilog и VHDL;
Схематический ввод (schematic entry);
Синтез на VHDL / Verilog;
Трассировка и размещение на кристалле (place-and-route) с учетом физических характеристик ПЛИС;
Проведение симуляции поведенческой модели VHDL или Verilog после синтеза и трассировки кристалла;
Симуляция и отладка в кристалле для получения "xорошей" верификации;
Возможность реализации ПЛИС дизайна комбинируя схемный ввод и описание RTL модели на языке VHDL или схемный ввод и описание на языке Verilog.
Выпускаются несколько различных программаторов:
Silicon Sculptor II – программатор для всех семейств ПЛИС ACTEL (с переходными адаптерами для разных типов корпусов);
Flash Pro – компактный программатор для всех семейств flash ПЛИС;
Flash Pro Lite – компактный программатор для flash семейства ProASICPLUS;
Activator – программатор для antifuse ПЛИС первого поколения.
Логические анализаторы:
Silicon Explorer II – 18-канальный внутрикристальный логический анализатор;
FS2 CLAM – внутрикристальный логический анализатор для flash ПЛИС.
Маршрут проектирования в пакете Libero (design flow) включает следующие этапы:
• создание проекта с помощью схемы, только как описание на языках описания аппаратуры и в смешанном режиме (mixed schematic-HDL flows);
• синтез проекта;
• моделирование;
• программирование ПЛИС;
• верификация системы.
Поток проектирования сбис в сапр synopsys
Базовые платформы проектирования сбис в сапр synopsys
Программные продукты фирмы Avant! Corp.
Кроме схемного симулятора Star-Hspice, упоминавшегося ранее, корпорация Avant! разработала целый спектр других мощных средств для электронного проектирования. К ним можно отнести:
-SinglePass VDSM – это высокопроизводительная система проектирования ИС с субмикронными размерами элементов (very deep sub-micron LSI);
-Milkyway TM – средство проектирования и выполнения анализа для VDSM интегральных схем. Этот пакет включает в себя элементы выполнения оптимизации, размещения и трассировки, физическую оптимизацию, выявление паразитных RC-цепей;
-Planet-RTL TM – используется вместе с предыдущим пакетом. Предлагает пользователю возможность проектировать устройства на RT (register transfer) уровне и оценивать производительность до выполнения синтеза. Основываясь на предсказании размерностей частей устройства, размещения блоков и глобальных связей, пользователь может точно распределять временные ресурсы между блоками и повышать качество процесса синтеза;
-ApolloTM – система размещения и трассировки систем для VDSM интегральных схем на основе ячеек;
-SaturnTM – средство оптимизации слоев, которое объединяет логический синтез, трассировку и размещение;
-Mars-RailTM – выполняет анализы рассеивающейся мощности и прохождения сигналов непосредственно в Apollo. Минимизирует общее потребление мощности за счет сокращения межсоединений;
-Columbia-CETM – уникальный редактор проекта для полузаказных иерархических проектов, в которых объединяются IP блоки, полузаказные блоки и стандартные ячейки, сосуществующие на одном кристалле;
-Star-RCTM – извлечение проектируемого устройства и паразитных RC-цепочек; выполнение анализа на системном уровне;
-Star-PowerTM – законченное, точное и простое в использовании решение для выполнения полнокристального анализа надежности для линий питания (power/ground lines);
-Star-TimeTM – симулятор для проведения временного и функционального анализа на транзисторном уровне;
-Star-MTBTM – среда для генерации моделей и исчерпывающих характеристик ячеек;
-HerculesTM – верификация на физическом уровне иерархии;
-LTLTM – интерактивное средство проектирования для физических слоев ИС, позволяющее достичь плотности и производительности, требуемых для критических частей заказного проекта;
-PolarisTM – быстрый Verilog симулятор;
-Libra-PassportTM – эта библиотека считается лучшим решением для повторного использования существующих проектов ИС и разработки в области SIP (Silicon Intellectual Property);
-Lynx-LBTM - обеспечивает автоматическую и исчерпывающую проверку спецификаций проекта на всех уровнях абстракции.