Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Лаб практикум по Сх-ке в Multisim .doc
Скачиваний:
1
Добавлен:
01.03.2025
Размер:
2.31 Mб
Скачать

Содержание отчета

  1. Наименование и цель работы.

  2. Перечень приборов и элементов.

  3. Схемы ЦУ.

  4. Результаты экспериментов.

  5. Выводы по результатам анализа схем ЦУ.

Контрольные вопросы

  1. Условные обозначения, ФАЛ, таблицы истинности ЛЭ типа «ИСКЛЮЧАЮЩЕЕ ИЛИ» и «.ИСКЛЮЧАЮЩЕЕ ИЛИ – НЕ».

  2. Назначение, классификация, условные обозначения цифровых компараторов.

  3. Запишите ФАЛ для выходов одноразрядного компаратора.

  4. Схема одноразрядного компаратора на ЛЭ.

  5. Принципы создания подсхемы в программе EW. Назначение кнопок диалогового окна Subcircuit.

  6. Назначение и типы схем контроля.

  7. Понятие мажоритарных элементов.

  8. Таблица истинности трехвходового мажоритарного элемента и его схема на ЛЭ в базисе И-НЕ.

  9. Понятие и назначение контроля по модулю 2.

  10. Принципы синтеза и типы схем контроля по модулю 2.

Лабораторная работа №5

Синтез и анализ Цифровых Устройств на основе сумматоров и алу Цель работы

Изучение двоичного одноразрядного сумматора; приобретение навыков синтеза и анализа схем сумматоров;

изучение работы АЛУ.

Порядок выполнения работы

1.Синтез и анализ полусумматора на ЛЭ.

Условное обозначение двоичного полусумматора приведено на рис.5.1.

На входы полусумматора поступают соответствующие разряды двух слагаемых слов a и b. На выходе S формируется результат суммы, а на выходе С – результат переноса в следующий разряд.

Рис.5.1

Д воичный полусумматор может быть построен на двух ЛЭ: «ИСКЛЮЧАЮЩЕЕ ИЛИ» и «2И» (рис.5.2).

Рис 5.2.

Соберите данную схему. Протестируйте ее и заполните таблицу истинности сложения двух одноразрядных кодов (табл.5.1)..

Таблица 5.1

a

b

S

C

0

0

0

1

1

0

1

1

Выберите из библиотеки EW полусумматор (группа Misc Digital, семейство TIL, компонент HALF_ADDER).

. Протестируйте полусумматор, составьте таблицу истинности. Сравните ее с таблицей 1. Сделайте выводы.

2. Синтез и анализ одноразрядного сумматора.

Условное обозначение одноразрядного сумматора показано на рис.5.3.

Рис.5.3

В отличие от полусумматора одноразрядный сумматор имеет вход переноса из предыдущего разряда (вход С-1).

Одноразрядный сумматор может быть построен на двух двоичных полусумматорах и одном ЛЭ типа «2ИЛИ» (рис.5.4).

Рис.5.4

Соберите данную схему. Протестируйте ее и заполните таблицу истинности (табл.5.2).

Таблица 5.2

a

b

С-1

S

C

0

0

0

0

0

1

0

1

0

0

1

1

1

0

0

1

0

1

1

1

0

1

1

1

Выберите из библиотеки Multisim сумматор (группа Misc Digital, семейство TIL, компонент FULL_ADDER).

. Протестируйте сумматор, составьте таблицу истинности. Сравните ее

с табл.5.2. Сделайте выводы.