- •Ответы на экзаменационные вопросы по асвт.
- •История создания эвм. Архитектура Фон Неймана.
- •Единица информации и ее производные.
- •Единица адресуемой памяти. Полуслово, слово, Двойное слово.
- •Виды памяти и ее физическая реализация.
- •Ascii code; кои-8, Альтернативная кодировка. Структура, состав.
- •Архитектура системной платы. Основные элементы, необходимые для запуска компьютера. Основные номиналы напряжения и модули электропитания современного компьютера.
- •Шина pci
- •Шина pci-e
- •Шина usb
- •Синхронизация системы
- •Шина agp
- •Технология Plug and Play, распределение адресного пространства.
- •Архитектура микропроцессоров. Risc; cisc; misc процессоры.
- •Микропрограммная структура процессора
- •Технологии оптимизации выполнения операций микропроцессора. Продвижение данных, Предсказание переходов, Исполнение по предположению.
- •Поколения процесcоров i80x86
- •Cкалярная и суперскалярная архитектура микропроцессоров.
- •Конвейерная обработка операций в микропроцессоре.
- •Программная модель 16 разрядных микропроцессоров
- •Формирование физического адреса в реальном режиме микропроцессора.
- •Структура регистра флагов
- •Программная модель 32 разрядных процессоров
- •Регистры общего назначения в 32 разрядных процессорах.
- •Роль сегментных регистров в защищенном режиме работы микропроцессора
- •Управляющие регистры микропроцессора
- •Тестовые регистры микропроцессора
- •Адресация оперативной памяти в защищенном режиме
- •Страничная организация памяти
- •Стековая организация памяти
- •Распределение адресного пространства в реальном режиме процессора
- •Распределение адресного пространства в защищенном режиме процессора
- •Основные понятия защищенного режима
- •Соотношение уровней привилегий источника и приемника в защищенном режиме
- •Передача управлений между уровнями привилегий
- •Прерывания и исключения
- •Организация прерываний в защищенном режиме процессора
- •Физическая организация оперативной памяти, технология исполнения и классификация устройств.
- •Логическая организация памяти
- •Организация динамического озу
- •Типы динамической памяти
- •Биос распределение адресного пространства и отображение в оперативную память
- •Архитектура и назначение таймера
- •Часы реального времени и cmos память
- •Подсистема прямого доступа к памяти (dma)
- •Подсистема прерываний, организация прерываний.
- •Физическая организация накопителей на магнитных дисках
- •16 Разрядная система счисления
- •Логическая структура жестких магнитных дисков
- •Преодоление барьера 528 мб. LBa; echs
- •Логическая структура разделов жесткого диска.
- •Физическая организация оптических дисков
- •Логическая организация оптических дисков
- •Управление накопителями жестких дисков. Интерфейсы ide; sata
- •Scsi интерфейс
- •Raid массивы, организация, виды.
- •Файловая система
Логическая организация памяти
Фундаментальные заключения были приняты при разработке первых PC. Для такого, чтоб микропроцессор 8088 имел возможность использовать, она обязана иметься адресуемой. A тaкже cей микропроцессор обязан владеть вероятностью обратиться к 1М. Конструкторы IBM приняли решение выделить особые области памяти для специфично целей. Они поделили всю память на сегменты, a тaкже любой раздел предназначался для реализации собственных функций. Результирующая диаграмма названа картой памяти. При разработке PC середина(средина) всей памяти была зарезервирована. Верхняя середина(средина) адресного места, была удалена для содержания кодов BIOS и в добавок для прямого процессорного доступа к памяти, используемой видеосистемой. 1-ые некоторое количество Кбайт были зарезервированы под информацию об системе и в добавок месторасположение определенных секций кодов, которые выполнялись на момент появления прерываний программного обеспечивания. Дaнные ячейки памяти именуются векторами прерывания, а функция программного кода - механизмом прерывания. В конце адресного места размещается буфер клавиатуры - номиналом 16 б. Тут сберегаются 16 крайних знаков введённых с клавиатуры. Данный буфер необходим для сохранения набранного слова во время, если процессор занят иной задачей, в последствии такого будто он станет свободной, слово cтaнет обработан. Омерзительный писк компа значит - буфер переполнен и в добавок последующий комплект бессмысленен. Не считая такого, разные системные флаги, указывающие на внутреннее состояние системы, еще сберегаются в нижнем разделе памяти. В те дни, если большенство компов имели 60К памяти, 512К казались королевской щедростью. Потому 128К были отданы под юриспунденцию программного обеспечивания, другие 384К от начала адресного места, предназначались для применения програмками BIOS и в добавок видеопамятью. Дaнные заключения выделяли 640К для DOS - это был максимально адресуемого места, которым имел возможность оперировать 8088 при выполнении программ. С временем дaнные 640К были названы базисной памятью, поэтому что это считается основополагающим стереотипом, на котором имеете пpaво базироваться все IBM совместимые системы.
Организация динамического озу
Запоминающие ячейки микросхем DRAM организованы в виде двумерной матрицы, состоящей из строк и столбцов. Микросхемы DRAM младших моделей имели битовую структуру, т.е. одна микросхема реализует одну двумерную матрицу. Для реализации одного банка памяти (см. ниже) при 16 - разрядной шине данных требовалось 18 микросхем (каждый байт данных сопровождается битом паритета), которые размещались на материнской плате. В современных микропроцессорах с 32-разрядной шиной данных в одном корпусе реализуется несколько битовых матриц, количество которых зависит от разрядности шины данных данной микросхемы (8 или 16 бит) и типа контроля.
Микросхемы собираются в модули памяти и вставляются в специальные слоты памяти на материнской плате. В любом случае каждая битовая матрица обслуживает одну линию (данные или контроль), а ее размер определяет объем микросхемы DRAM.