- •Коммуникационные микроконтроллеры и системы на их основе
- •Коммуникационные микроконтроллеры и системы на их основе
- •Организация коммуникационных процессорных модулей в кмк
- •Коммуникационные микроконтроллеры и системы на их основе
- •Коэффициент внутреннего увеличения частоты
- •Организация коммуникационных процессорных модулей в кмк
- •Коммуникационные микроконтроллеры и системы на их основе
- •Режимы использования контактов
- •Организация коммуникационных процессорных модулей в кмк
- •Коммуникационные микроконтроллеры и системы на их основе
- •Типы пакетов подтверждений
- •Организация коммуникационных процессорных модулей в кмк
- •Коммуникационные микроконтроллеры и системы на их основе
- •Организация коммуникационных процессорных модулей в кмк
- •Коммуникационные микроконтроллеры и системы на их основе
- •Организация коммуникационных процессорных модулей в кмк
- •Память основных параметров usb-контроллера
- •Поддержка протоколов в коммуникационных контроллерах
- •5.3. Поддержка протоколов в коммуникационных контроллерах
- •Выбор источника тактирования канала
- •Режимы работы tdm-каналов
- •Режимы работы блока tsa
- •Характеристики временных каналов
- •Назначение сигналов idl-интерфейса
- •Коммуникационные микроконтроллеры и системы на их основе
- •Память маршрутизации приемника
- •Назначение сигналов gci-интерфейса
- •Коммуникационные микроконтроллеры и системы на их основе
- •Память маршрутизации
- •Поддержка протоколов в коммуникационных контроллерах
- •Типы сообщений м-канала для s/t-трансивера мс145574
- •Поддержка протоколов в коммуникационных контроллерах
- •Коммуникационные микроконтроллеры и системы на их основе
- •Поддержка протоколов в коммуникационных контроллерах
- •Поддержка протоколов в коммуникационных контроллерах
- •Память общих параметров всех логических каналов
- •Коммуникационные микроконтроллеры и системы на их основе
- •Коммуникационные микроконтроллеры и системы на их основе
- •Поддержка протоколов в коммуникационных контроллерах
- •3 4 6 7 Рис. 5.100. Регистр событий scce и
- •Коммуникационные микроконтроллеры и системы на их основе
- •Поддержка протоколов в коммуникационных контроллерах
- •Коммуникационные микроконтроллеры и системы на их основе
- •Поддержка протоколов в коммуникационных контроллерах
- •Конфигурации контроллеров мрс860мн
- •Коммуникационные микроконтроллеры и системы на их основе
- •Поддержка протоколов в коммуникационных контроллерах
- •Коммуникационные микроконтроллеры и системы на их основе
- •Коммуникационные микроконтроллеры и системы на их основе
- •Поддержка протоколов в коммуникационных контроллерах
- •Коммуникационные микроконтроллеры и системы на их основе
- •Использование дробных стоп-битов
- •Тип контроля в сети
- •Коммуникационные микроконтроллеры и системы на их основе
- •Коммуникационные микроконтроллеры и системы на их основе
- •Поддержка протоколов в коммуникационных контроллерах
- •Коммуникационные микроконтроллеры и системы на их основе
- •Размер синхросимволов
- •Коммуникационные микроконтроллеры и системы на их основе
- •Коммуникационные микроконтроллеры и системы на их основе
- •Поддержка протоколов в коммуникационных контроллерах
- •Коммуникационные микроконтроллеры и системы на их основе
- •Поддержка протоколов в коммуникационных контроллерах
- •Коммуникационные микроконтроллеры и системы на их основе
- •Команды u-кадров
- •Коммуникационные микроконтроллеры и системы на их основе
- •Поддержка протоколов в коммуникационных контроллерах
- •Поддержка протоколов в коммуникационных контроллерах
- •Поддержка протоколов в коммуникационных контроллерах
- •Поддержка протоколов в коммуникационных контроллерах
- •5.3.5. Доступ к сетям ethernet
- •Коммуникационные микроконтроллеры и системы на их основе
- •Значения задержек при приеме кадра
- •Поддержка протоколов в коммуникационных контроллерах
Коммуникационные микроконтроллеры и системы на их основе
ле. В табл. 5.56 приведено заполнение ячеек SI RAM, которое необходимо повторить и для секции памяти приема и для секции памяти передачи. Во все оставшиеся ячейки записывается код 0x0001. При этом в каждой из ячеек будет установлен бит последней ячейки LST, и эти ячейки будут выключены из работы.
Таблица 5.55 Структура кадра GCI-SCIT
Тип канала
Канал О Канал 1
Канал 2
Назначение
Стандартный 32-битный GCI-кадр. В1-канал (8 бит) + В2-канал (8 бит) + М-канал (8 бит)+ D-канал (2 бита) + С/1-канал (4 бита) +А-канал +Е-канал.
В1-канал (8 битов) + В2-канал (8 битов) + М-канал (8 битов)+ С/1-канал (6 битов)* +А-канал +Е-канал. Всего 32 бита. По 6 битам C/l-канала передаются различные запросы от ТЕ-устройств к микропроцессору. До 6 slave-устройств могут сделать запрос одновременно. Устройство slave выставляет вектор прерывания (запросы) и принимает сигналы разрешения bus grant. Master-устройство выставляет вектор прерывания (сигналы разрешения) и принимает сигналы запросов от slave. Master постоянно сравнивает старую информацию из C/l-канала с новой, которая должна быть повторена в двух соседних кадрах. Если действительно получена новая информация, то он на нее реагирует.
24 бита не используются. Среди оставшихся 8 бит канала - с 0-го по 7-й (0 бит передается первым) используются только 4 бита СН1-СН4.
Таблица 5.56
Память маршрутизации
Номер ячейки |
Ячейка памяти SI RAM |
||||||
Коммутация SWTR |
Строб SSEL |
Канал CSEL |
Размер CNT |
Байт/бит BYT |
Последняя LST |
Назначение |
|
|
|
|
|
|
|
|
0-й GCI-канал: |
0 |
0 |
0000 |
010 |
0000 |
1 |
0 |
1 байт от SCC2 (В1-канал) |
1 |
0 |
0000 |
100 |
0000 |
1 |
0 |
1 байт от SCC4 (В2-канал) |
2 |
0 |
0000 |
101 |
0000 |
1 |
0 |
1 байт от SMC1 (Monitor-канал) |
3 |
0 |
0000 |
001 |
0001 |
0 |
0 |
2 бита от SCC1 (D-канал) |
4 |
0 |
0000 |
101 |
0101 |
0 |
0 |
6 бит от SMC1 (С/1-канал) |
|
|
|
|
|
|
|
1-й и 2-й GCI-каналы |
|
|
|
|
|
|
|
в SCIT-режиме: |
5 |
0 |
0000 |
000 |
0110 |
1 |
0 |
7 байт не используется |
6 |
0 |
0000 |
000 |
0001 |
0 |
0 |
6 бит не используется |
7 |
0 |
0000 |
111 |
0000 |
0 |
1 |
1 бит D-grant (C/l-канал второго GCI-канала) |
М- и А/Е-каналы. Канал Monitor (М-канал) - независимый канал, который служит для передачи команд и управляющей информации между схемами 1-го уровня управления в сетевых устройствах. Через М-канал происходит обмен содержимым и конфигурирование внутренних регистров GCI-устройств, например, S/T-передатчика. А- и Е-каналы предназначены для контроля передачи информации по М-каналу (flow control) с использованием режима подтверждений. Для А- и Е-битов активное состояние - «О», а пассивное
560