Добавил:
Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
ANDREJ / ANDERJ / DIPLOM.DOC
Скачиваний:
38
Добавлен:
16.04.2013
Размер:
849.41 Кб
Скачать

Трассировка и оценка задержек

Трассировка межсоединений была проведена в автоматическом режиме. После трассировки средствами сапр можно расчитать предпологаемые задержки сигналов в межсоединениях. После получения файла с результатами расчетов необходимо оценить суммарные задержки по критическим цепям и элементов.

Необходимо проследить, чтобы суммарная задержка не превышала необходимую, более того - предпочтительно иметь солидный запас.

Оптимизация размещения

Для повышения процента выхода годных испльзуют т.н. оптимизацию топологии. Она предназначена для дублирования, там где это возможно, контактов между металическими проводниками и полькремниевыми шинами. Это несколько повышает задержки в межсоединениях, но позволяет снизить процент брака.

Маршрут проектирования

Блок-схема маршрута проектирования БИС на БМК 5501ХМ2 предустановкой приведена на рисунке ХХ. Пояснения к блок-схеме - в таблице ХХ.

Описание блок-схемы в целом организованно следующим образом:

в маршруте выделены (цифрами 1, 2, 3) три основные этапа проектирования (показаны справа от блок-схемы);

каждый этап, в общем случае, содержит несколько проектных процедур, которые на рисунке имеют составной номер n.m , где n - номер этапа, а m - номер процедуры на этом этапе;

напротив каждой процедуры (слева от блок-схемы) указаны либо имена соответствующих программных компонентов, либо символ I, обозначающий, что данная процедура выполняется вручную, исходя из опыта и интуиции разработчика.

Рисунок 2.2.1 Блок-схема маршрута проектирования БИС таймера на основе БМК К42

Таблица 2.2.1 Условные переходы в блок-схеме маршрута проектирования БИС на основе БМК 5501ХМ2

Идентификаторы

условного перехода

выходов по условию

Описание условного перехода и возможных

выходов по условию

A ?

a

b

c

d

Результаты логического моделирования удовлетворяют требованиям ТЗ?

  • нет, т.к. полнота теста недостаточна;

  • нет, т.к. допущены ошибки в описании схемы;

  • нет, т.к. допущены ошибки при синтезе логической схемы;

  • да.

  • B ?

e

f

k

Какой метод трассировки будет использован?

  • автоматическая с приоритетом цепей;

  • автоматическая без приоритета цепей;

  • ручная трассировка цепей.

  • C ?

l

m

n

Все цепи разведены?

  • нет, причем считается, что доразводка неразведенных цепей невозможна даже вручную и необходима перепланировка кристалла;

  • нет, однако предполагается, что цепи, неразведенные автоматически, можно развести вручную;

  • да.

  • D ?

i

p

q

Все цепи удалось развести (вручную)?

  • нет, но предполагается, что трассировка окажется возможной после перепланировки кристалла;

  • нет, но предполагается, что трассировка будет возможна только при изменении исходной логической схемы;

  • да.

  • E ?

r

s

Топология соответствует логической схеме?

  • нет, т.к. была допущена ошибка при ручной трассировке;

  • да.

  • F ?

t

u

Оптимизация топологии необходима?

  • нет;

  • да.

  • J ?

v

w

x

y

Задержки в схеме больше допустимого предела?

  • да, но предполагается, что их можно уменьшить до приемлемых значений за счет перепланировки кристалла;

  • да, но предполагается, что их можно уменьшить до приемлемых значений только изменив логическую схему;

  • да, но предполагается, что их можно уменьшить до приемлемых значений вручную перетрассировав часть цепей;

  • нет.

Соседние файлы в папке ANDERJ
  • #
    16.04.201315.87 Кб18ANDREJ.DOT
  • #
    16.04.201312.8 Кб18BOOKS.DOC
  • #
    16.04.2013849.41 Кб38DIPLOM.DOC
  • #
    16.04.201358.14 Кб19ECONOM.CDR
  • #
    16.04.201391.2 Кб17MARSH.CDR
  • #
    16.04.201340.92 Кб19PLAKAT1.CDR
  • #
    16.04.201334.45 Кб18PLAKAT2.CDR
  • #
    16.04.201322.57 Кб19PLAKAT3.CDR