Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Скачиваний:
13
Добавлен:
06.02.2015
Размер:
582.82 Кб
Скачать

МИНИСТЕРСТВО ОБРАЗОВАНИЯ И НАУКИ

РОССИЙСКОЙ ФЕДЕРАЦИИ

Федеральное государственное бюджетное образовательное учреждение

высшего профессионального образования

«Чувашский государственный университет имени И. Н. Ульянова»

Электроэнергетический факультет

Кафедра «ТОЭ И РЗА»

КУРСОВАЯ РАБОТА

по учебной дисциплине

«МИКРОПРОЦЕССОРНЫЕ СРЕДСТВА УПРАВЛЕНИЯ»

Вариант 5

Выполнил: Студентка группы ЭЭ-21-08

Воронцова К. Е.

Руководитель проекта: к. т. н., доцент

Козлов В. Н.

Чебоксары 2012

Исходные данные для моделирования микропроцессорного устройства.

Вариант

Адрес RA

Адрес RB

Адрес дискретных входов

Тип логической функции

Адрес результата логической функции Y

Блокировка

По какому условию

5

5

6

7

-RA+RB+SA

8

Чтения SA

RА=234

Схема модели микропроцессорного устройства.

Процесс компиляции.

Расчеты.

Блокировка.

Ручной расчет.

RA=233=11101001

RB=240=11110000 SA=3=00000011

Y=-RA+RB+SA =-11101001+11110000+00000011=00001010=10 При блокировке: RA=234=11101010

RB=240=11110000 SA=3=00000011

Y=-RA+RB+SA =-11101010+11110000+00000011=00001001=9 Вывод: В данной курсовой работе мною была смоделирована схема работы микропроцессорного устройства с блокировкой чтения SA при RА=234. Совпадение ручного и машинного расчета показывает, что модель функционирует правильно.

Соседние файлы в папке Варианты курсовых по Козлову