Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Скачиваний:
14
Добавлен:
06.02.2015
Размер:
610.76 Кб
Скачать

МИНИСТЕРСТВО ОБРАЗОВАНИЯ И НАУКИ

РОССИЙСКОЙ ФЕДЕРАЦИИ

Федеральное государственное бюджетное образовательное учреждение

высшего профессионального образования

«Чувашский государственный университет имени И. Н. Ульянова»

Электроэнергетический факультет

Кафедра «ТОЭ И РЗА»

КУРСОВАЯ РАБОТА

по учебной дисциплине

«МИКРОПРОЦЕССОРНЫЕ СРЕДСТВА УПРАВЛЕНИЯ»

Вариант 4

Выполнил: Студент группы ЭЭ-21-08

Васильев С. В.

Руководитель проекта: к. т. н., доцент

Козлов В. Н.

Чебоксары 2012

Исходные данные для моделирования микропроцессорного устройства.

Вариант

Адрес RA

Адрес RB

Адрес дискретных входов

Тип логической функции

Адрес результата логической функции Y

Блокировка

По какому условию

4

4

5

6

RA+RB-SA

7

Чтения RB

RА=7

Схема модели микропроцессорного устройства.

Процесс компиляции.

Расчеты.

Блокировка.

Ручной расчет.

RA=8=00001000

RB=10=00001010 SA=5=00000101

Y=RA+RB-SA =00001000+00001010-00000101=00001101=13 При блокировке: RA=7=00000111

RB=10=00001010 SA=5=00000101

Y=RA+RB-SA =00001000+00001010-00000101=00001100=12 Вывод: В данной курсовой работе мною была смоделирована схема работы микропроцессорного устройства с блокировкой чтения RB при RА=7. Совпадение ручного и машинного расчета показывает, что модель функционирует правильно.

Соседние файлы в папке Варианты курсовых по Козлову