Добавил:
Upload Опубликованный материал нарушает ваши авторские права? Сообщите нам.
Вуз: Предмет: Файл:
Скачиваний:
12
Добавлен:
06.02.2015
Размер:
586.55 Кб
Скачать

МИНИСТЕРСТВО ОБРАЗОВАНИЯ И НАУКИ

РОССИЙСКОЙ ФЕДЕРАЦИИ

Федеральное государственное бюджетное образовательное учреждение

высшего профессионального образования

«Чувашский государственный университет имени И. Н. Ульянова»

Электроэнергетический факультет

Кафедра «ТОЭ И РЗА»

КУРСОВАЯ РАБОТА

по учебной дисциплине

«МИКРОПРОЦЕССОРНЫЕ СРЕДСТВА УПРАВЛЕНИЯ»

Вариант 8

Выполнил: Студентка группы ЭЭ-21-08

Елисеева В. В.

Руководитель проекта: к. т. н., доцент

Козлов В. Н.

Чебоксары 2012

Исходные данные для моделирования микропроцессорного устройства.

Вариант

Адрес RA

Адрес RB

Адрес дискретных входов

Тип логической функции

Адрес результата логической функции Y

Блокировка

По какому условию

8

8

9

10

RA+RA-RB

11

Записи RB

RА=1

Схема модели микропроцессорного устройства.

Процесс компиляции.

Расчеты.

Блокировка.

Ручной расчет.

RA=10=00001010 RB=15=00001111 SA=20=00010100

Y=RA+RA-RB = 00001010+00001010-00001111=00010100-00001111=00000101=5 При блокировке: RA=1=00000001 RB=15=00001111 SA=20=00010100

Y=RA+RA-RB = 00000001+00000001-00000000=00000010=2 Вывод: В данной курсовой работе мною была смоделирована схема работы микропроцессорного устройства с блокировкой записи RB при RА=1. Совпадение ручного и машинного расчета показывает, что модель функционирует правильно.

Соседние файлы в папке Варианты курсовых по Козлову